一种像素驱动电路和显示面板制造技术

技术编号:31883978 阅读:31 留言:0更新日期:2022-01-15 12:05
本发明专利技术实施例公开了一种像素驱动电路和显示面板。像素驱动电路包括:驱动模块,所述驱动模块用于驱动发光器件发光;数据写入模块和存储模块,所述数据写入模块用于将数据信号写入所述存储模块,所述存储模块用于根据所述数据信号调节第一电源信号和第二电源信号写入所述驱动模块的控制端的时间,以及用于维持所述驱动模块的控制端的电位;干扰滤除模块,所述干扰滤除模块用于滤除传输至所述驱动模块的控制端的电信号中的干扰信号。与现有技术相比,本发明专利技术实施例有利于避免在有效的数据信号受到干扰后会导致发光器件发光不稳定或者发光减弱的问题,有利于确保发光器件持续稳定的发光,从而提高了像素驱动电路的稳定性。从而提高了像素驱动电路的稳定性。从而提高了像素驱动电路的稳定性。

【技术实现步骤摘要】
一种像素驱动电路和显示面板


[0001]本专利技术实施例涉及显示
,尤其涉及一种像素驱动电路和显示面板。

技术介绍

[0002]随着显示技术的不断发展,显示面板的应用范围越来越广泛,人们对显示 面板的要求也越来越高。
[0003]显示面板中的像素驱动电路在驱动发光器件稳定发光方面起到了非常重要 的作用。然而,现有的像素驱动电路的性能还不够理想,存在稳定性较差的问 题。

技术实现思路

[0004]本专利技术实施例提供一种像素驱动电路和显示面板,以提升像素驱动电路的 稳定性。
[0005]为实现上述技术目的,本专利技术实施例提供了如下技术方案:
[0006]一种像素驱动电路,包括:
[0007]驱动模块,所述驱动模块用于驱动发光器件发光;
[0008]数据写入模块和存储模块,所述数据写入模块用于将数据信号写入所述存 储模块,所述存储模块用于根据所述数据信号调节第一电源信号和第二电源信 号写入所述驱动模块的控制端的时间,以及用于维持所述驱动模块的控制端的 电位;
[0009]干扰滤除模块,所述干扰滤除模块用于滤除传输至所述驱动模块的控制端 的电信号中的干扰信号。
[0010]从上述技术方案可以看出,本专利技术实施例通过在像素驱动电路中设置干扰 滤除模块,该干扰滤除模块用于滤除传输至驱动模块的控制端的电信号中的干 扰信号,提升了传输至驱动模块的控制端的电信号的传输质量和稳定性,从而 使得驱动模块的控制端的电位不易受到干扰信号的影响,稳定性较好,改善了 有效的数据信号受到干扰后会导致发光器件发光不稳定或者发光减弱的问题, 有利于提高像素驱动电路的稳定性,进而确保发光器件持续稳定的发光。另外, 本专利技术实施例在显示面板进行信赖性测试等出厂测试时,像素驱动电路受到较 多的干扰也能够保持稳定的工作性能,从而提升了显示面板的良率和竞争力。
[0011]进一步地,所述干扰滤除模块的信号输入端与所述存储模块的驱动信号输 出端电连接,所述干扰滤除模块的信号输出端与所述驱动模块的控制端电连接。
[0012]进一步地,所述干扰滤除模块包括:第一信号通路和第二信号通路,所述 第一信号通路的输入端和所述第二信号通路的输入端短接后作为所述干扰滤除 模块的信号输入端,所述第一信号通路的输出端和所述第二信号通路的输出端 短接后作为所述干扰滤除模块的信号输出端,所述第一信号通路和所述第二信 号通路交替导通。
[0013]其中,为了维持发光器件发光,存储模块输出的传输至驱动模块的控制端 的电信号在一定时间段内会保持恒定,而其中的干扰信号的频率会高于有效信 号的频率。第一信
号通路和第二信号通路交替导通,即第一信号通路和第二信 号通路构成了斩波电路,存储模块输出的传输至驱动模块的控制端的电信号交 替地通过第一信号通路和第二信号通路输出至驱动模块的控制端,干扰信号在 交替过程中能够被耦合过滤掉。
[0014]进一步地,所述第一信号通路包括第一晶体管和第二晶体管,所述第一晶 体管的第一端作为所述第一信号通路的输入端,所述第一晶体管的第二端与所 述第二晶体管的第一端电连接,所述第二晶体管的第二端作为所述第一信号通 路的输出端;所述第二信号通路包括第三晶体管和第四晶体管,所述第三晶体 管的第一端作为所述第二信号通路的输入端,所述第三晶体管的第二端与所述 第四晶体管的第一端以及所述第一晶体管的第二端电连接,所述第四晶体管的 第二端作为所述第二信号通路的输出端。
[0015]本专利技术实施例这样设置能够实现如下有益效果:第一方面,由于第一晶体 管、第二晶体管、第三晶体管和第四晶体管本身的电容滤波作用,有利于滤除 传输至驱动模块的控制端的电信号中的杂波干扰,提升传输至驱动模块的控制 端的电信号的传输质量;第二方面,由于显示面板的显示区需要设置较多的像 素,为像素驱动电路预留的空间有限,干扰滤除模块的结构简单,有利于提升 显示面板的开口率;第三方面,各晶体管能够与像素驱动电路中的其他晶体管 在同一制备工艺中进行制备,有利于降低制备难度,从而有利于降低像素驱动 电路的成本;第四方面,各晶体管交替导通的控制方法简单,有利于降低控制 成本。
[0016]进一步地,所述第一晶体管的控制端、所述第二晶体管的控制端、所述第 三晶体管的控制端和所述第四晶体管的控制端中的至少一个控制端接入第一时 钟信号,所述第一晶体管的控制端、所述第二晶体管的控制端、所述第三晶体 管的控制端和所述第四晶体管的控制端中的至少一个控制端接入第二时钟信号, 所述第一时钟信号和所述第二时钟信号的频率相等且电位高低相反;或者,所 述第一晶体管的控制端、所述第二晶体管的控制端、所述第三晶体管的控制端 和所述第四晶体管的控制端短接后接入第一时钟信号。由于第一时钟信号和第 二时钟信号均为高、低电位变化的信号,且变化频率较高,因此,第一信号通 路和第二信号通路交替导通的频率较高,更加有利于滤除传输至驱动模块的控 制端的电信号中的高频干扰信号,而传输至驱动模块的控制端的电信号中的干 扰信号以高频干扰信号为主,因此,本专利技术实施例进一步提升了传输至驱动模 块的控制端的电信号中的干扰信号的滤除效果。
[0017]进一步地,像素驱动电路还包括:第一复位模块,所述第一复位模块用于 对所述驱动模块的控制端进行复位;
[0018]优选地,所述第一复位模块的控制端接入复位信号,所述第一复位模块的 第一端接入第一电源信号,所述第一复位模块的第二端与所述存储模块的驱动 信号输出端电连接。
[0019]本专利技术实施例避免了在显示面板的两帧画面切换时,传输至驱动模块的控 制端的电信号电位受前一帧的影响而导致发光器件发光异常的现象,进一步提 升了像素驱动电路的稳定性和显示面板的显示效果。
[0020]进一步地,像素驱动电路还包括:第二复位模块,所述第二复位模块用于 对所述发光器件的第一端进行复位;
[0021]优选地,所述第二复位模块的控制端接入复位信号,所述第二复位模块的 第一端
与所述发光器件的第一端电连接,所述第二复位模块的第二端与所述发 光器件的第二端电连接。
[0022]本专利技术实施例避免了在显示面板的两帧画面切换时,发光器件第一端的电 位受前一帧的影响而导致发光器件发光异常的现象,进一步提升了像素驱动电 路的稳定性和显示面板的显示效果。
[0023]进一步地,所述数据写入模块的控制端接入扫描信号,所述数据写入模块 的第一端接入所述数据信号,所述数据写入模块的第二端与所述存储模块的数 据信号输入端电连接,所述存储模块的第一电源信号输入端接入所述第一电源 信号,所述存储模块的第二电源信号输入端接入所述第二电源信号。
[0024]进一步地,所述存储模块包括第五晶体管、第六晶体管、第七晶体管和第 八晶体管;
[0025]所述第五晶体管的第一端和所述第六晶体管的第一端短接后作为所述存储 模块的第一电源信号输入端,所述第五晶体管的控制端、所述第六晶体管的第 二端、所述第七晶体管的控制端和所述第八晶体本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:驱动模块,所述驱动模块用于驱动发光器件发光;数据写入模块和存储模块,所述数据写入模块用于将数据信号写入所述存储模块,所述存储模块用于根据所述数据信号调节第一电源信号和第二电源信号写入所述驱动模块的控制端的时间,以及用于维持所述驱动模块的控制端的电位;干扰滤除模块,所述干扰滤除模块用于滤除传输至所述驱动模块的控制端的电信号中的干扰信号。2.根据权利要求1所述的像素驱动电路,其特征在于,所述干扰滤除模块的信号输入端与所述存储模块的驱动信号输出端电连接,所述干扰滤除模块的信号输出端与所述驱动模块的控制端电连接。3.根据权利要求2所述的像素驱动电路,其特征在于,所述干扰滤除模块包括:第一信号通路和第二信号通路,所述第一信号通路的输入端和所述第二信号通路的输入端短接后作为所述干扰滤除模块的信号输入端,所述第一信号通路的输出端和所述第二信号通路的输出端短接后作为所述干扰滤除模块的信号输出端,所述第一信号通路和所述第二信号通路交替导通。4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一信号通路包括第一晶体管和第二晶体管,所述第一晶体管的第一端作为所述第一信号通路的输入端,所述第一晶体管的第二端与所述第二晶体管的第一端电连接,所述第二晶体管的第二端作为所述第一信号通路的输出端;所述第二信号通路包括第三晶体管和第四晶体管,所述第三晶体管的第一端作为所述第二信号通路的输入端,所述第三晶体管的第二端与所述第四晶体管的第一端以及所述第一晶体管的第二端电连接,所述第四晶体管的第二端作为所述第二信号通路的输出端。5.根据权利要求4所述的像素驱动电路,其特征在于,所述第一晶体管的控制端、所述第二晶体管的控制端、所述第三晶体管的控制端和所述第四晶体管的控制端中的至少一个控制端接入第一时钟信号,所述第一晶体管的控制端、所述第二晶体管的控制端、所述第三晶体管的控制端和所述第四晶体管的控制端中的至少一个控制端接入第二时钟信号,所述第一时钟信号和所述第二时钟信号的频率相等且电位高低相反;或者,所述第一晶体管的控制端、所述第二晶体管的控制端、所述第三晶体管的控制端...

【专利技术属性】
技术研发人员:黄飞
申请(专利权)人:成都辰显光电有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1