一种多路电容麦的同步采样电路、系统及装置制造方法及图纸

技术编号:31459072 阅读:23 留言:0更新日期:2021-12-18 11:28
本实用新型专利技术公开了一种多路电容麦的同步采样电路、系统及装置,电容麦电路模块、接收电路模块、信号放大电路模块以及信号处理模块;信号处理模块包括ADC采样电路模块、DSP处理器模块以及DAC模块;电容麦电路模块的输出端连接至接收电路模块的输入端,接收电路模块的输出端连接至信号放大电路模块的输入端,信号放大电路模块的输出端连接至ADC采样电路模块的输入端,ADC采样电路模块的输出端连接至DSP处理器模块的输入端,DSP处理器模块的输出端连接至DAC模块的输入端;本实用新型专利技术提供的电路原理简单,增益调节更方便快捷,同时扩展性能强,可以实现多路信号的同步模数转换以及采样,可广泛应用于集成电子电路技术领域。可广泛应用于集成电子电路技术领域。可广泛应用于集成电子电路技术领域。

【技术实现步骤摘要】
一种多路电容麦的同步采样电路、系统及装置


[0001]本技术涉及集成电子电路
,尤其是一种多路电容麦的同步采样电路、系统及装置。

技术介绍

[0002]现有技术中,对于通用的48V电容麦电路,首先是通过48V电压对电容麦进行供电驱动,电容麦将外部声音信号转换成电信号后进行放大、滤波等处理,再将得到的模拟信号转换为数字信息,通过例如DSP处理器等处理核心进行运算处理,并将输出得到的数字信号进行数模转换得到相应的模拟信号。
[0003]但是现有的电容麦电路也存在着以下的不足或缺陷,例如:大多设备都单路48V电容麦电路,很少采用多路电路的方案;由于48V电容麦信号接收增益电路通常采用运放差分电路,其电路过于原始导致单个运算放大器噪声大;少部分的多路48V电容麦电路,在信号输入时无法做到ADC(模拟转数字)时钟同步采样,很难保证每个通道数据的一致性。

技术实现思路

[0004]为解决上述技术问题之一,本技术的目的在于:提供一种原理简单,增益便于调节且共模抑制比较高的多路电容麦的同步采样电路、系统及装置。
[0005]本技术所采取的技术方案是:
[0006]第一方面,本技术方案提供了一种多路电容麦的同步采样电路,包括电容麦电路模块、接收电路模块、信号放大电路模块以及信号处理模块;
[0007]其中,所述信号处理模块包括ADC采样电路模块、DSP处理器模块以及DAC模块;所述电容麦电路模块的输出端连接至所述接收电路模块的输入端,所述接收电路模块的输出端连接至所述信号放大电路模块的输入端,所述信号放大电路模块的输出端连接至所述ADC采样电路模块的输入端,所述ADC采样电路模块的输出端连接至所述DSP处理器模块的输入端,所述DSP处理器模块的输出端连接至所述DAC模块的输入端。
[0008]在一些可选的实施例中,所述电容麦电路模块包括电容麦传感器和开关三极管;
[0009]所述开关三极管的基极接入控制信号,所述开关三极管的集电极连接电源,所述开关三极管的发射极连接至所述电容麦传感器。
[0010]在一些可选的实施例中,所述接收电路模块为平衡运算放大器接收电路,其包括第一运算放大器、第二运算放大器以及第三运算放大器,所述第一运算放大器的同相输入端连接至所述电容麦电路模块的输出端,所述第二运算放大器的同相输入端连接至所述电容麦电路模块的输出端,所述第一运算放大器的输出端连接至所述第三运算放大器的反相输入端,所述第二运算放大器的输出端连接至所述第三运算放大器的同相输入端。
[0011]在一些可选的实施例中,所述信号放大电路模块包括CD4052芯片、第四运算放大器、第五运算放大器和第六运算放大器;所述CD4052芯片的输入引脚连接至所述平衡运算放大器接收电路的输出端,所述CD4052芯片的输出引脚连接至所述第五运算放大器的反相
输入端,所述第五运算放大器的输出端连接至所述第六运算放大器的反相输入端;所述第四运算放大器的反相输入端连接至所述平衡运算放大器接收电路的输出端,所述第四运算放大器的输出端连接至所述第五运算放大器的反相输入端。
[0012]在一些可选的实施例中,所述ADC采样电路模块为CS5368芯片。
[0013]在一些可选的实施例中,所述DAC模块为CS4383芯片。
[0014]在一些可选的实施例中,所述ADC采样电路模块通过TDM总线连接至所述DSP处理器模块,所述DAC模块通过TDM总线连接至所述DSP处理器模块。
[0015]在一些可选的实施例中,所述电路包括至少一个所述电容麦电路模块、至少一个所述接收电路模块以及至少一个所述信号放大电路模块。
[0016]第二方面,本技术提供一种多路电容麦的同步采样系统,该系统包含了第一方案中任意一种多路电容麦的同步采样电路。
[0017]第三方面,本技术提供一种多路电容麦的同步采样装置,该装置包含了第二方面中一种多路电容麦的同步采样系统。
[0018]本技术的有益效果是:本申请的技术方案通过在电容麦电路中设置接收电路模块,通过接收电路模块内置的运算放大器对电容麦电路模块的输入信号进行差分平衡,进而提高共模抑制比;本申请方案所提供的电路原理简单,增益调节更为方便快捷,同时扩展性能强,可以实现多路信号的同步模数转换以及采样。
附图说明
[0019]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0020]图1为本技术实施例提供的一种多路电容麦的同步采样电路的模块示意图;
[0021]图2为本技术实施例提供的另一种多路电容麦的同步采样电路的模块示意图;
[0022]图3为本技术实施例提供一种多路电容麦的同步采样电路的电路原理图;
[0023]图4为本技术实施例提供的多路电容麦的同步采样电路中信号处理模块的电路原理图;
[0024]图5为本技术实施例中时分复用模式下交叉位脉冲的示意图。
具体实施方式
[0025]下面详细描述本技术的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,仅用于解释本技术,而不能理解为对本技术的限制。
[0026]在本技术的描述中,需要理解的是,术语“长度”、“上”、“下”、“前”、“后”、“左”、“右”、“顶”、“内”、“外”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所
指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。此外,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本技术的描述中,除非另有说明,“多个”的含义是两个或两个以上。
[0027]在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。
[0028]第一方面,如图1所示,本技术所提供的一种多路电容麦的同步采样电路,该电路包括电容麦电路模块、接收电路模块、信号放大电路模块以及信号处理模块;
[0029]其中,信号处理模块包括ADC采样电路模块、DSP处理器模块以及DAC模块;而电容麦电路模块的输出端连接至接收电路模块的输入端,接收电路模块的输出端连接至信本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多路电容麦的同步采样电路,其特征在于,包括电容麦电路模块、接收电路模块、信号放大电路模块以及信号处理模块;所述信号处理模块包括ADC采样电路模块、DSP处理器模块以及DAC模块;所述电容麦电路模块的输出端连接至所述接收电路模块的输入端,所述接收电路模块的输出端连接至所述信号放大电路模块的输入端,所述信号放大电路模块的输出端连接至所述ADC采样电路模块的输入端,所述ADC采样电路模块的输出端连接至所述DSP处理器模块的输入端,所述DSP处理器模块的输出端连接至所述DAC模块的输入端。2.根据权利要求1所述的一种多路电容麦的同步采样电路,其特征在于,所述电容麦电路模块包括电容麦传感器和开关三极管;所述开关三极管的基极接入控制信号,所述开关三极管的集电极连接电源,所述开关三极管的发射极连接至所述电容麦传感器。3.根据权利要求1所述的一种多路电容麦的同步采样电路,其特征在于,所述接收电路模块为平衡运算放大器接收电路,其包括第一运算放大器、第二运算放大器以及第三运算放大器,所述第一运算放大器的同相输入端连接至所述电容麦电路模块的输出端,所述第二运算放大器的同相输入端连接至所述电容麦电路模块的输出端,所述第一运算放大器的输出端连接至所述第三运算放大器的反相输入端,所述第二运算放大器的输出端连接至所述第三运算放大器的同相输入端。4.根据权利要求3所述的一种多路电容麦的同步采样电路,其特征在于,所述信号放大电路模块包括CD4052芯片、...

【专利技术属性】
技术研发人员:王恒陈科壬黄雅凛东莲正
申请(专利权)人:广州市迪士普音响科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1