当前位置: 首页 > 专利查询>浙江大学专利>正文

一种面向AI多芯片系统的验证平台结构和测试方法技术方案

技术编号:31323334 阅读:36 留言:0更新日期:2021-12-13 00:11
本发明专利技术公开了一种面向AI多芯片系统的验证平台结构和测试方法。本发明专利技术验证结构的主要特点是结合chiplet中AI单系统芯片和多系统芯片在不同组合情况下,能够提供伸缩性好、适配性强的灵活验证结构;即在单芯片系统下,或者多系统芯片下,可以采用同一个验证结构即能够满足不同测试场景的要求。本发明专利技术的验证结构可以在项目周期的多次迭代中,以维护为主而保留主要的验证结构,并且可以利用单芯片系统的测试用例,将其在多芯片系统的验证环境中继续复用,既满足了验证结构的扩展性,又满足了测试用例的复用性。用例的复用性。用例的复用性。

【技术实现步骤摘要】
一种面向AI多芯片系统的验证平台结构和测试方法


[0001]本专利技术属于芯片验证测试领域,具体涉及一种面向采用chiplet封装技术的AI多芯片系统的验证平台结构和测试方法。

技术介绍

[0002]芯片作为构筑信息社会的基础,通过以电子产品的终端形式在社会的方方面面加以使用,提高了人类的生活质量。在最近的五年中,人工智能越来越多地出现在了新型IT设备和互联网、汽车、安全等诸多领域中。为了能够更好地实现人工智能技术和相关算法,最近这些年出现了越来越多的人工智能AI芯片的研发和产品。
[0003]在最近几年的AI芯片研发过程中,需要努力赶上产品周期,克服芯片研发长周期和算法更新迭代快的时间冲突,一种采取chiplet封装特征的AI芯片系统就成为了能够解决这一问题的一种解决方案。Chiplet封装技术的目标在于将多个小芯片通过新的封装技术最终封装成为一个更大的系统,而在保证小芯片核心功能稳定的情况下,可以解决芯片研发周期长与产品上市时间紧张、以及复杂芯片研发任务重、风险高等一系列问题。
[0004]采用chiplet封装方案的AI芯本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种面向AI多芯片系统的验证平台结构,其特征在于,AI多芯片系统的多芯片验证平台主要由多个AI单芯片验证环境和配置层组成;配置层为用来控制多芯片验证平台结构和行为的变量集合,变量集合包括单芯片数目M、每个单芯片中处理器的启动数目N、启动方式K和启动类别L;AI多芯片系统中的每个AI单芯片对应一个AI单芯片验证环境;AI单芯片验证环境为AI单芯片的验证平台,每个AI单芯片验证环境包括处理器启动控制模块、总线验证IP群、寄存器模型、存储验证IP、接口验证IP群和虚拟处理器序列。2.根据权利要求1所述的一种面向AI多芯片系统的验证平台结构,其特征在于,所述配置层中,单芯片数目M用于创建单芯片验证环境,处理器启动数目N用于控制测试中参与的处理器数目,处理器启动方式K用于控制测试中读取指令的存储位置是片内存储还是片外存储,处理器启动类别L用于控制测试采用真实处理器还是虚拟处理器;所述真实处理器为AI芯片生产后真实存在于芯片内部的处理器模块;所述虚拟处理器为AI芯片生产后不会存在于芯片内部、仅用于芯片验证阶段且具备处理器功能的模块。3.根据权利要求1所述的一种面向AI多芯片系统的验证平台结构,其特征在于,所述AI单芯片为一个AI芯片,AI多芯片表示由Chiplet封装的多个AI芯片;多芯片验证平台中包含的各个AI单芯片验证环境均各自独立;AI单芯片验证环境为采用UVM通用方法学搭建的验证环境,最顶层为UVM测试层,UVM测试层将UVM测试序列挂载到接口验证IP群内的UVM序列器上,通过UVM测试序列指定接口验证IP群发送数据。4.根据权利要求1所述的一种面向AI多芯片系统的验证平台结构,其特征在于,所述AI单芯片验证环境中:处理器启动控制模块通过后门访问的方式加载并运行AI单芯片的真实处理器;总线验证IP群分别连接至AI单芯片的真实处理器、虚拟处理器与片内存储;总线验证IP群通过监测真实处理器和虚拟处理器对AI单芯片做数据访问,或通过强制发生真实处理器的总线信号继而对AI单芯片数据进行访问;寄存器模型连接至总线验证IP群,通过总线验证IP群发送和预测AI单芯片内各个硬件的寄存器数据;存储验证IP通过标准总线接口与AI单芯片的片外存储接口连接;存储验证IP用于模拟AI单芯片片外存储,支持片外存储中存储内容的加载和导出;存储验证IP用于限定片外存储的地址范围;接口验证IP群用于与AI单芯片的对外接口对接,通过接口验证IP群的监测器获得从AI单芯片对外接口上接收的数据内容;虚拟处理器序列在测试中采用UVM测试序列、标准指令构成的SV测试序列、标准指令构成的C测试序列中的一种或多种;虚拟处理器序列通过总线验证IP群对AI单芯片内的虚拟处理器接口信号产生激励和监测:虚拟处理器序列通过寄存器模型获得寄存器模型内的信息,再由总线验证IP群发出总线访问;虚拟处理器序列通过访问存储验证IP获得存放于存储验证IP中的数据,将获得的数据与测试中的期望数据进行数据比对。5.根据权利要求4所述的面向AI多芯片系统的验证平台结构,其特征在于,所述总线验证IP群中设有总线驱动器、总线监测器以及消息监听和...

【专利技术属性】
技术研发人员:刘斌虞小鹏谭年熊
申请(专利权)人:浙江大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1