【技术实现步骤摘要】
数字电路装置与电压降检测电路
[0001]本申请是关于数字电路装置,更明确地说,是关于具有自动调节功率的数字电路装置与其电压降(voltage drop)检测电路。
技术介绍
[0002]在实际应用中,为了能够在各种制程参数、温度与/或电压的变异下正确运作,数字电路装置在电路设计时间需要被超规设计(over design)。举例来说,在执行计算密度较高的操作或电源切换瞬间时,数字电路装置内部的电压变动可能超过原定预定值的20%。为了容忍此电压变动,数字电路装置的设计需被过度约束(overconstraint)。然而,此种作法将导致更多的功率消耗与/或更大的电路面积。
技术实现思路
[0003]于一些实施例中,数字电路装置包含电源供应电路系统、数字电路系统以及保护电路系统。电源供应电路系统用以输出一供应电压。数字电路系统用以被该供应电压驱动,并根据一第一时钟信号执行至少一操作。保护电路系统用以根据该供应电压的一电压降与自该数字电路系统发出的一负载信号中至少一者产生该第一时钟信号。
[0004]于一些实施 ...
【技术保护点】
【技术特征摘要】
1.一种数字电路装置,包含:一电源供应电路系统,用以输出一供应电压;一数字电路系统,用以被该供应电压驱动,并根据一第一时钟信号执行至少一操作;以及一保护电路系统,用以根据该供应电压的一电压降与自该数字电路系统发出的一负载信号中至少一者产生该第一时钟信号。2.根据权利要求1所述的数字电路装置,其中该保护电路系统包含:一电压降检测电路,用以检测该电压降并根据一使能信号与一第二时钟信号产生多个旗标信号与一更新信号;以及一时钟屏蔽电路,用以根据所述多个旗标信号与该更新信号调整该第二时钟信号,以产生该第一时钟信号。3.根据权利要求2所述的数字电路装置,其中该电压降检测电路包含:一第一正反器电路,用以根据该第二时钟信号将该使能信号输出为一测试信号;多个第一延迟电路,用以被该供应电压驱动并延迟该测试信号以产生所述多个旗标信号;多个第二延迟电路,用以被该供应电压驱动并延迟该测试信号以产生一第一信号;一逻辑门电路,用以根据该第一信号与一控制信号产生一第二信号;以及一第二正反器电路,用以根据该第二时钟信号将该第二信号输出为该更新信号。4.根据权利要求3所述的数字电路装置,其中当该电压降增加时,所述多个第一延迟电路中每一者的一延迟时间之一增加量多于所述多个第二延迟电路中每一者的一延迟时间之一增加量。5.根据权利要求3所述的数字电路装置,其中所述多个第一延迟电路之一总延迟时间相同于所述多个第二延迟电路之一总延迟时间。6.根据权利要求3所述的数字电路装置,其中所述多个第一延迟电路每一者具有一第一临界电压,所述多个第二延迟电路每一者具有一第二临界电压,且该第一临界电压高于该第二临界电压。7.根据权利要求2所述的数字电路装置,其中该时钟屏蔽电路包含:多个选择电路,所述多个选择电...
【专利技术属性】
技术研发人员:张积福,
申请(专利权)人:瑞昱半导体股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。