一种用于SVG电压无功综合控制的装置制造方法及图纸

技术编号:31218954 阅读:18 留言:0更新日期:2021-12-04 17:47
本实用新型专利技术公开了一种用于SVG电压无功综合控制的装置,包括电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、存储有电压上下限设定值的数据存储模块、内部计时装置、通讯模块和外部对时源;电压电流采样装置的信号输出端连接模拟信号处理器的信号输入端,模拟信号处理器的信号输出端连接主控FPGA;主控FPGA分别连接主控DSP和通讯模块;主控DSP分别连接数据存储模块、内部计时装置;通讯模块连接外部对时源。本实用新型专利技术提供的SVG电压无功综合控制保护的装置,在SVG电压超过设定上下限后可以通过模式跳转,转而稳定系统电压,使得系统电压稳定在设定范围内,维持系统电压不超限。限。限。

【技术实现步骤摘要】
一种用于SVG电压无功综合控制的装置


[0001]本技术属于电压无功综合控制、判断、存储装置
,具体涉及一种用于SVG电压无功综合控制的装置。

技术介绍

[0002]SVG设备可以通过调整电流相对于电压的相位,使得设备处于感性无功发出或者容性无功发出,当设备处于感性无功发出时会将电网电压拉低,当设备处于容性无功发出时会将电网电压抬高。
[0003]若设备处于用电高峰或者较弱的电网,在这种情况下设备继续满发感性无功可能引起电网电压继续降低,导致系统电压过低超过系统电压下限值;若设备处于用电低谷或者较强的电网,在这种情况下设备继续满发容性无功可能引起电网电压继续抬高,导致系统电压过高超过系统电压上限值。
[0004]应用于新能源电站的SVG一般包括恒无功、恒电压、恒功率因数和负荷补偿模式,当设备运行于恒无功模式、恒功率因数模式或负荷补偿模式下时,都可能因为满发感性或满发容性无功,导致系统电压超限。

技术实现思路

[0005]本技术的目的在于提供一种用于SVG电压无功综合控制的装置,以解决上述问题。
[0006]为实现上述目的,采用如下技术方案:
[0007]一种用于SVG电压无功综合控制的装置,包括电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、存储有电压上下限设定值的数据存储模块、内部计时装置、通讯模块和外部对时源;
[0008]所述电压电流采样装置的信号输出端连接所述模拟信号处理器的信号输入端,所述模拟信号处理器的信号输出端连接所述主控FPGA;所述主控FPGA分别连接所述主控DSP和所述通讯模块;所述主控DSP分别连接所述数据存储模块和内部计时装置;所述通讯模块连接所述外部对时源。
[0009]优选的,还包括电源,所述电源分别电性连接所述电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、数据存储模块、内部计时装置和通讯模块。
[0010]优选的,所述电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、存储有电压上下限设定值的数据存储模块、内部计时装置和通讯模块均设置于SVG控制箱内。
[0011]优选的,所述SVG控制箱设置在一体化集装箱内,所述一体化集装箱内还设置有级联功率模块组件单元、预充电组件、电抗器组件以及隔离刀开关。
[0012]优选的,所述主控DSP通过主控FPGA通信连接所述级联功率模块组件单元;所述级联功率模块组件单元依次经过预充电组件、电抗器组件、隔离刀开关、高压断路器与主变压器的系统侧连接;所述高压断路器与主变压器设置在一体化集装箱外。
[0013]优选的,所述预充电组件包括预充电电阻和预充电旁路接触器;所述预充电旁路接触器两端分别连接电抗器组件和级联功率模块组件单元;所述预充电电阻与所述预充电旁路接触器并联设置,两端分别连接电抗器组件和级联功率模块组件单元。
[0014]优选的,所述主控FPGA连接有DI板和DO板,所述主控FPGA经DI板的DI信号接口连接所述预充电旁路接触器和高压断路器;所述主控FPGA经DO板的DO信号接口连接所述预充电旁路接触器和高压断路器。
[0015]优选的,主变压器的PCC侧和系统侧均设置有电压互感器和电流互感器,所述电压电流采样装置的信号输入端分别电性连接所述电压互感器和电流互感器。
[0016]优选的,所述模拟信号处理器包括采样芯片和模拟信号FPGA,采样芯片的信号输入端连接所述电压电流采样装置的信号输出端,采样芯片的信号输出端连接所述模拟信号FPGA的信号输入端,所述模拟信号FPGA的信号输出端连接所述主控FPGA。
[0017]优选的,所述外部对时源为上位机、后台监控系统或对时装置中的一种。
[0018]本技术的有益效果如下:
[0019]本技术提供的SVG电压无功综合控制保护的装置,应用于新能源场站,依据电压上下限设定值以及对时信息,在SVG电压超过设定上下限后可以通过模式跳转,转而稳定系统电压,使得系统电压稳定在设定范围内,维持系统电压不超限。
附图说明
[0020]构成本申请的一部分的说明书附图用来提供对本技术的进一步理解,本技术的示意性实施例及其说明用于解释本技术,并不构成对本技术的不当限定。在附图中:
[0021]图1为本技术实施例中SVG系统的高压电气原理图。
[0022]图2为本技术实施例中用于SVG电压无功综合控制的装置的结构连接图。
具体实施方式
[0023]下面将参考附图并结合实施例来详细说明本技术。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
[0024]以下详细说明均是示例性的说明,旨在对本技术提供进一步的详细说明。除非另有指明,本技术所采用的所有技术术语与本申请所属领域的一般技术人员的通常理解的含义相同。本技术所使用的术语仅是为了描述具体实施方式,而并非意图限制根据本技术的示例性实施方式。
[0025]本技术实施例提供了一种用于SVG电压无功综合控制的装置,可通过外部对时源校正控制箱的内部计时装置,依据存储的不同时间段的电压上下限设定值实现电压无功综合控制。
[0026]如图1所示,本实施例中用于SVG电压无功综合控制的装置,包括电源、电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、存储有电压上下限设定值的数据存储模块、内部计时装置、通讯模块和外部对时源。电压电流采样装置的信号输出端连接模拟信号处理器的信号输入端,模拟信号处理器的信号输出端连接主控FPGA;主控FPGA分别连接主控DSP和通讯模块;主控DSP分别连接数据存储模块和内部计时装置;通讯模块连接外部对时
源。电源的输出端和其他所有模块连接,为各个模块提供相应的工作电压。
[0027]如图2所示,电源、电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、存储有电压上下限设定值的数据存储模块、内部计时装置和通讯模块均设置于SVG控制箱内。SVG控制箱设置在SVG控制装置和功率组件一体化集装箱内,一体化集装箱内还设置有级联功率模块组件单元、预充电组件、电抗器组件L以及隔离刀开关。级联功率模块组件单元包括链电流传感器TA5、TA6,以及A、B、C三相每相对应的38个功率模块。
[0028]主控DSP通过主控FPGA通信连接级联功率模块组件单元;级联功率模块组件单元依次经过预充电组件、电抗器组件、隔离刀开关、高压断路器与主变压器的系统侧连接;高压断路器与主变压器设置在一体化集装箱外。
[0029]主变压器的110KV或220KV PCC侧设置有PCC侧电压互感器、PCC侧电流互感器,35KV系统侧设置系统侧电压互感器、系统侧电流互感器。35KV系统侧还接入风电、光伏等并网设备。电压电流采样装置的信号输入端分别电性连接电压互感器和电流互感器,电压电流采样装置的信号输出端连接模拟信号处理器的信号输入端,用于将电压互感本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用于SVG电压无功综合控制的装置,其特征在于,包括电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、存储有电压上下限设定值的数据存储模块、内部计时装置、通讯模块和外部对时源;所述电压电流采样装置的信号输出端连接所述模拟信号处理器的信号输入端,所述模拟信号处理器的信号输出端连接所述主控FPGA;所述主控FPGA分别连接所述主控DSP和所述通讯模块;所述主控DSP分别连接所述数据存储模块和内部计时装置;所述通讯模块连接所述外部对时源。2.根据权利要求1所述的用于SVG电压无功综合控制的装置,其特征在于,还包括电源,所述电源分别电性连接所述电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、数据存储模块、内部计时装置和通讯模块。3.根据权利要求1所述的用于SVG电压无功综合控制的装置,其特征在于,所述电压电流采样装置、模拟信号处理器、主控FPGA、主控DSP、数据存储模块、内部计时装置和通讯模块均设置于SVG控制箱内。4.根据权利要求3所述的用于SVG电压无功综合控制的装置,其特征在于,所述SVG控制箱设置在一体化集装箱内,所述一体化集装箱内还设置有级联功率模块组件单元、预充电组件、电抗器组件以及隔离刀开关。5.根据权利要求4所述的用于SVG电压无功综合控制的装置,其特征在于,所述主控DSP通过主控FPGA通信连接所述级联功率模块组件单元;所述级联功率模块组件单元依次经过预充电组件、电抗器组件、隔离刀开关、...

【专利技术属性】
技术研发人员:李学亮吕琳万萌王浩高原孙君朋
申请(专利权)人:特变电工新疆新能源股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1