【技术实现步骤摘要】
移位寄存器、栅极驱动器、显示面板和显示装置
[0001]本申请是申请日为2019年6月6日、申请号为201910491124.7、专利技术名称为“移位寄存器、栅极驱动器、显示面板和显示装置”的专利技术专利申请的分案申请。
[0002]本专利技术涉及显示
,尤其涉及一种移位寄存器、栅极驱动器、显示面板和显示装置。
技术介绍
[0003]现有的栅极驱动(也称栅极驱动阵列,GOA)电路可以操作来生成和向显示面板的像素阵列供应栅极驱动信号。在一些应用场景中,要求同一个GOA电路能够同时输出N型以及P型波形以驱动相应的像素阵列,且两种波形之间不发生相互干扰。
[0004]在现有的电路设计中,当GOA电路输出栅极驱动信号时,在输出端有时会出现自举现象,使得栅极驱动信号无法达到所期望的波形,不能满足实际需求。并且,N型和P型波形的输出有时会出现无法同时跳变,因而不同步的现象。这些均影响了GOA电路所驱动的像素阵列中的像素的正常充电,导致显示质量下降。
技术实现思路
[0005]在第一方面,本专利技术提 ...
【技术保护点】
【技术特征摘要】
1.一种移位寄存器,包括:输入端,被配置为接收输入信号;第一时钟端,被配置为接收第一时钟信号;第二时钟端,被配置为接收第二时钟信号;第一参考电压端,被配置为被施加第一参考电压;第二参考电压端,被配置为被施加第二参考电压;第一输出端,被配置为输出第一栅极驱动信号;第二输出端,被配置为输出第二栅极驱动信号,其中所述第一栅极驱动信号具有N型和P型波形中的一个,且所述第二栅极驱动信号具有所述N型和P型波形中的另一个,以驱动像素阵列;输入电路,被配置为响应于第一时钟信号有效而将输入信号供应到第一节点;第一输出电路,耦合到所述第一节点且被配置为在第一输出端输出第一栅极驱动信号,且被配置为响应于所述第一时钟信号有效而将第一参考电压供应到第一输出端,以及响应于所述第一节点处于有效电平而将第二时钟信号供应到所述第一输出端,其中当所述第二时钟信号处于第一电平时,所述第一栅极驱动信号有效;和第二输出电路,与第一输出电路耦接且被配置为在第二输出端输出第二栅极驱动信号,所述第二输出电路包括:第二输出子电路,被配置为响应于所述输入电路的输出来将第一参考电压和第二参考电压交替地供应到第二输出端,其中,所述第二输出子电路包括第三晶体管,所述第三晶体管的类型与所述第二栅极驱动信号所要驱动的晶体管的类型一致。2.如权利要求1所述的移位寄存器,其中,所述第二输出子电路包括第四晶体管,所述第四晶体管的类型与所述第一栅极驱动信号所要驱动的晶体管的类型一致。3.如权利要求2所述的移位寄存器,其中,所述第三晶体管被配置为向第二输出端输出第二参考电压端的信号;和所述第四晶体管被配置为向第二输出端输出第一参考电压端的信号。4.如权利要求3所述的移位寄存器,其中,所述第三晶体管包括连接到所述第二节点的栅极、连接到所述第二参考电压端的第一极以及连接到所述第二输出端的第二极;和所述第四晶体管包括连接到所述第一输出端的栅极、连接到所述第一参考电压端的第一极以及连接到所述第二输出端的第二极。5.如权利要求1
‑
4中任一项所述的移位寄存器,其中,所述第一栅极驱动信号和第二栅极驱动信号在一时间段中同时处于有效电平。6.如权利要求1
‑
4中任一项所述的移位寄存器,其中,所述第一栅极驱动信号被配置成驱动P型晶体管,所述第二栅极驱动信号被配置成驱动N型晶体管,且所述第三晶体管是N型晶体管。7.如权利要求1
‑
4中任一项所述的移位寄存器,其中,所述第三晶体管包括铟镓锌氧化物(IGZO)薄膜晶体管。8.如权利要求1
‑
4中任一项所述的移位寄存器,其中,所述第二输出电路还包括:第二控制子电路,被配置为基于所述第二时钟信号和所述第...
【专利技术属性】
技术研发人员:黄耀,周洋,
申请(专利权)人:成都京东方光电科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。