【技术实现步骤摘要】
解码方法、存储器存储装置及存储器控制电路单元
[0001]本专利技术涉及一种存储器管理技术,且尤其涉及一种解码方法、存储器存储装置及存储器控制电路单元。
技术介绍
[0002]移动电话与笔记本计算机等可携式电子装置在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器模块(rewritable non
‑
volatile memory module)(例如,快闪存储器)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式电子装置中。
[0003]一般来说,为了确保可复写式非易失性存储器模块中数据的正确性,数据会先被编码然后再被存入可复写式非易失性存储器模块中。在读取数据时,从可复写式非易失性存储器模块读取的数据会被解码以尝试更正其中的错误。若数据中的错误皆被更正,更正的数据才会被传回给主机系统。在某些编/解码技术中,存储于多个实体页的数据可能被编码为同一个区块码。属于同一个区块码的数据可以彼此保护。例如,当区块码中的某一数 ...
【技术保护点】
【技术特征摘要】
1.一种解码方法,其特征在于,用于存储器存储装置,其中所述存储器存储装置包括可复写式非易失性存储器模块,所述可复写式非易失性存储器模块包括多个实体单元,且所述解码方法包括:对从实体单元集合读取的多个第一数据帧分别执行单帧解码,其中所述实体单元集合包含所述多个实体单元中的多个第一实体单元;响应于所述多个第一数据帧的整体解码结果符合第一条件,获得与所述实体单元集合有关的错误评估信息,其中所述错误评估信息反映所述实体单元集合的比特错误状态;根据所述错误评估信息获得可靠度信息;以及根据所述可靠度信息对从所述多个第一实体单元的其中之一读取的第二数据帧执行所述单帧解码。2.根据权利要求1所述解码方法,其中所述错误评估信息包括计数值,且所述计数值正相关于所述实体单元集合的比特错误率。3.根据权利要求1所述解码方法,其中获得与所述实体单元集合有关的所述错误评估信息的步骤包括:根据所述多个第一数据帧的所述整体解码结果统计所述多个第一数据帧中解码失败的帧的总数;以及根据所述总数获得所述错误评估信息。4.根据权利要求1所述解码方法,其中获得与所述实体单元集合有关的所述错误评估信息的步骤包括:对所述多个第一数据帧执行整合逻辑操作;以及根据所述整合逻辑操作的执行结果获得所述错误评估信息。5.根据权利要求4所述解码方法,其中根据所述整合逻辑操作的所述执行结果获得所述错误评估信息的步骤包括:获得数据序列,其反映所述整合逻辑操作的所述执行结果;统计所述数据序列中的至少一特定比特的总数;以及根据所述总数获得所述错误评估信息。6.根据权利要求1所述解码方法,其中根据所述错误评估信息获得所述可靠度信息的步骤包括:根据所述错误评估信息将所述可靠度信息中的至少部分信息从第一信息调整为第二信息,其中所述第一信息不同于所述第二信息。7.根据权利要求1所述解码方法,还包括:响应于所述多个第一数据帧的所述整体解码结果不符合所述第一条件,对所述多个第一数据帧执行多帧解码。8.根据权利要求1所述解码方法,其中所述第一条件包括所述多个第一数据帧中解码失败的帧的总数大于临界值。9.一种存储器存储装置,其特征在于,包括:连接接口单元,用以连接至主机系统;可复写式非易失性存储器模块,其包括多个实体单元;以及存储器控制电路单元,连接至所述连接接口单元与所述可复写式非易失性存储器模
块,其中所述存储器控制电路单元用以对从实体单元集合读取的多个第一数据帧分别执行单帧解码,所述实体单元集合包含所述多个实体单元中的多个第一实体单元,响应于所述多个第一数据帧的整体解码结果符合第一条件,所述存储器控制电路单元还用以获得与所述实体单元集合有关的错误评估信息,其中所述错误评估信息反映所述实体单元集合的比特错误状态,所述存储器控制电路单元还用以根据所述错误评估信息获得可靠度信息,并且所述存储器控制电路单元还用以根据所述可靠度信息对从所述多个第一实体单元的其中之一读取的第二数据帧执行所述单帧解码。10.根据权利要求9所述存储器存储装置,其中所述错误评估信息包括计数值,且所述计数值正相关于所述实体单元集合的比特错误率。11.根据权利要求9所述存储器存储装置,其中获得与所述实体单元集合有关的所述错误评估信息的操作包括:根据所述多个第一数据帧的所述整体解码结果统计所述多个第一数据帧中解码失败的帧的总数;以及根据所述总数获得所述错误评估信息。12.根据权利要求9所述存储器存储装置,其中获得与所述实体单元集合有关的所述错误评估信息的操作包括:对所述多个第一数据帧执行整合逻辑操作;以及根据所述整合逻辑操作的执行结果获得所述错误评估信息。13.根据权利要求12所述存储器存储装置,其中根据所述整合逻辑操作的所述执行结果获得所述错误评估信息的操作包括:获得数据序列,其反映所述整合逻辑操作的所述执行结果;统计所述数据序列中的至少一特定比特的总数;以及根据所述总数获得所述错误评估信息。14.根据权利要求9所述存储器存储装置,其中根据所述错误评估信息获得所述可靠度信息的操作包括:根据...
【专利技术属性】
技术研发人员:林玉祥,
申请(专利权)人:群联电子股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。