接收机参考频率源倍频干扰的解决方法和接收机技术

技术编号:30908007 阅读:63 留言:0更新日期:2021-11-22 23:54
本发明专利技术公开了一种接收机参考频率源倍频干扰的解决方法以及相应的接收机。方法包括:当存在倍频干扰时,执行调偏操作和补偿操作;所述调偏操作是指调偏参考频率源的时钟频率f

【技术实现步骤摘要】
接收机参考频率源倍频干扰的解决方法和接收机


[0001]本专利技术涉及通信
,具体涉及一种接收机参考频率源倍频干扰的解决方法和接收机。

技术介绍

[0002]现代接收机大部分使用晶体振荡器作为频率参考源,并采用PLL/DDS来产生本振。其中,PLL是锁相环(Phase Locked Loop)的英文简称,DDS是直接数字式频率合成器(Direct Data frequency Synthesizer)的英文简称。
[0003]但是当接收频率刚好等于晶体振荡器的倍频数时,接收机将会被晶体本身的谐波辐射干扰,这就是倍频干扰。传统的解决方案是通过增加屏蔽,使用低通滤波器等方式来加大传导/辐射到接收机的衰减,从而减小干扰。
[0004]但增加屏蔽的方案会使接收机结构复杂、成本高,滤波器方案理论上只能提供几十dB的抑制。受限于屏蔽或者滤波性能,都不能彻底解决倍频干扰问题。

技术实现思路

[0005]本专利技术的主要目的是提供一种接收机参考频率源倍频干扰的解决方法以及相应的接收机。
[0006]第一方面,提供一种接收机参考频率源倍频干扰的解决方法,包括:当存在倍频干扰时,执行调偏操作和补偿操作;所述调偏操作是指调偏参考频率源的时钟频率f
ref
,使调偏后的f
ref
×
N与接收频率F
rx
的频率差|f
ref
×
N

RF
rx
|大于a*OBW,OBW为信道占用带宽,N为整数,a为经验参数;所述补偿操作是指对接收频率RF
rx
进行补偿调节,使接收电路能正常工作。经验参数a例如可取为1。
[0007]可选的,所述补偿操作包括:通过配置锁相环PLL的寄存器来调节接收频率RF
rx
,补偿调偏参考频率源的时钟频率f
ref
引起的频率误差。
[0008]可选的,当0<RF
rx

f
ref
×
N≤OBW时,具体执行以下调偏操作和补偿操作:通过MCU调节DAC输出的直流电压,控制参考频率源的频率控制端口,使输出的时钟频率f
ref
降低M个ppm;通过MCU控制接收频率为RF
rx
+(RF
rx
*M)
×
10
‑6。
[0009]可选的,当0≤f
ref
×
N

RF
rx
≤12.5KHz时,具体执行以下调偏操作和补偿操作:通过MCU调节DAC输出的直流电压,控制参考频率源的频率控制端口,使输出的时钟频率f
ref
提高M个ppm;通过MCU控制接收频率为RF
rx

(RF
rx
*M)
×
10
‑6。
[0010]第二方面,提供一种接收机,该接收机包括参考频率源、频率合成器、接收电路、数模转换器DAC和微控制单元MCU,所述MCU用于当存在倍频干扰时,执行调偏操作和补偿操作;所述调偏操作是指调偏参考频率源的时钟频率f
ref
,使调偏后的f
ref
×
N与接收频率RF
rx
的频率差|f
ref
×
N

RF
rx
|大于信道占用带宽OBW,N为整数;所述补偿操作是指对接收频率RF
rx
进行补偿调节,使接收电路能正常工作。
[0011]可选的,所述补偿操作包括:通过配置锁相环PLL的寄存器来调节接收频率RF
rx
,补
偿调偏参考频率源的时钟频率引起的频率误差。
[0012]可选的,当0<RF
rx

f
ref
×
N≤OBW时,所述MCU具体执行以下调偏操作和补偿操作:调节DAC输出的直流电压,控制参考频率源的频率控制端口,使输出的时钟频率f
ref
降低M个ppm;控制接收频率为RF
rx
+(RF
rx
*M)
×
10
‑6。
[0013]可选的,当0≤f
ref
×
N

RF
rx
≤12.5KHz时,所述MCU具体执行以下调偏操作和补偿操作:调节DAC输出的直流电压,控制参考频率源的频率控制端口,使输出的时钟频率f
ref
提高M个ppm;控制接收频率为RF
rx

(RF
rx
*M)
×
10
‑6。
[0014]从以上技术方案可以看出,本专利技术实施例具有以下优点:
[0015]本专利技术通过调偏参考频率源的时钟频率f
ref
使调偏后的f
ref
×
N与接收频率RF
rx
的频率差大于信道占用带宽OBW来解决倍频干扰问题,并通过补偿调偏参考频率源引起的频率误差使接收电路能正常工作,可以彻底解决接收机参考频率源引起的倍频干扰问题,而且相对于现有方案省掉了屏蔽罩、低通滤波器等辐射/传导抑制器件,有助于降低成本。
附图说明
[0016]为了更清楚地说明本专利技术实施例技术方案,下面将对实施例和现有技术描述中所需要使用的附图作简单地介绍。
[0017]图1是本专利技术实施例中接收机的结构原理框图。
具体实施方式
[0018]为了使本
的人员更好地理解本专利技术方案,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分的实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本专利技术保护的范围。
[0019]本专利技术的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”等是用于区别不同的对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
[0020]下面通过具体实施例,对本专利技术进行详细的说明。
[0021]本专利技术是通过软件的方法,避开参考频率源干扰,从而彻底解决干扰问题。
[0022]一、接收机结构:
[0023]如图1所示,接收机包括参考频率源11、频率合成器12、接收电路13、数模转换器(Digital to Analog Convertor,DAC)14和微控制单元(Micro本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种接收机参考频率源倍频干扰的解决方法,其特征在于,包括:当存在倍频干扰时,执行调偏操作和补偿操作;所述调偏操作是指调偏参考频率源的时钟频率f
ref
,使调偏后的f
ref
×
N与接收频率F
rx
的频率差|f
ref
×
N

RF
rx
|大于a*OBW,OBW为信道占用带宽,N为整数,a为经验参数;所述补偿操作是指对接收频率RF
rx
进行补偿调节,使接收电路能正常工作。2.根据权利要求1所述的方法,其特征在于,所述补偿操作包括:通过配置锁相环PLL的寄存器来调节接收频率RF
rx
,补偿调偏参考频率源的时钟频率f
ref
引起的频率误差。3.根据权利要求1所述的方法,其特征在于,当0<RF
rx

f
ref
×
N≤OBW时,具体执行以下调偏操作和补偿操作:通过MCU调节DAC输出的直流电压,控制参考频率源的频率控制端口,使输出的时钟频率f
ref
降低M个ppm;通过MCU控制接收频率为RF
rx
+(RF
rx
*M)
×
10
‑6。4.根据权利要求1所述的方法,其特征在于,当0≤f
ref
×
N

RF
rx
≤12.5KHz时,具体执行以下调偏操作和补偿操作:通过MCU调节DAC输出的直流电压,控制参考频率源的频率控制端口,使输出的时钟频率f
ref
提高M个ppm;通过MCU控制接收频率为RF
rx

(RF
rx
*M)
×
10
‑...

【专利技术属性】
技术研发人员:刘学付文良
申请(专利权)人:福建科立讯通信有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1