移位寄存器及电子装置制造方法及图纸

技术编号:3086439 阅读:149 留言:0更新日期:2012-04-11 18:40
移位寄存器包含级,从各级输出输出信号。该级包含第一晶体管,在将输出信号输入到其控制端中时,它通过另一端输出从前一级输入到一端中的输出信号;第二晶体管具有连接在第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在控制端与第一晶体管的另一端之间的线路的电容中累积电荷,及从一端输出时钟信号。在从后一级输入输出信号时,电路将线路的电位移位到预定的电平上,并将该线路的电位保持在预定的电平上直到输入了该输出信号为止。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及连续地从各级输出输出信号的移位寄存器及包含该移位寄存器的电子装置。
技术介绍
作为用于驱动图像拾取元件及其中的象素是以矩阵形式布置的显示元件的驱动器,已提出采用移位寄存器,它连续地将输出信号前前一级移位到后一级,并连续地从各级将该信号输出到图像拾取元件与显示元件。
技术实现思路
本专利技术的目的为提供不会导致从晶体管的寄生电容产生的不正常工作的移位寄存器及施用该移位寄存器的电子装置。为达此目的,例如按照本专利技术的一个方面,如图4、5、8中所示,提供了包括多级(stage)及连续地从各级输出具有预定电平的输出信号的寄位寄存器,各级包括第一晶体管(TFT21),具有控制端,并在具有预定电平的输出信号输入到该控制端中时通过另一端输出从前一级输入到一端中的输出信号;第二晶体管(TFT24),具有连接在第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在具有控制端与第一晶体管和另一端之间的线路作为一极的电容中累积电荷,并通过另一端输出来自一端的时钟信号作为该级的输出信号;以及电位保持部件(TFT22、27、28、29、30、31、32或TFT22、33、34),当从下一级输入具有预定电平的输出信号时,将线路的电位移到预定的电平,并将线路的电位保持在预定的电平上直到从前一级输入具有预定电平的输出信号为止。在移位寄存器中,当在最初的级前面再也没有级时,来自最前面的级中的前一级的具有预定电平的输出信号可以是来自最后一级的具有预定电平的输出信号,或者来自外部控制装置的具有预定电平的输出信号。此外,当在最后一级后面再也没有级时,来自最后一级中的后面级的具有预定电平输出信号可以是来自最前面的级的具有预定电平的输出信号,或者来自外部控制装置的具有预定电平的输出信号。在该移位寄存器中,当将来自前一级的具有预定电平的输出信号输入到第一晶体管的控制端中时,便将输出信号从第一晶体管的一端输出到另一端。从前一级输入到其中的带有预定电平的输出信号的线路作为一极的电容保持在例如有可能在正电位中充电的状态中。因此,当将来自前一级的输出信号输入到线路中时,电荷保持在电容中。在这一情况中,当将时钟信号输入到第二晶体管的一端中时,便将该时钟信号输出到第二晶体管的另一端作为对应的级的输出信号。在这一情况中,由于第二晶体管的寄生电容的充电,线路的电位上升。以这一方式,将第二晶体管的控制端的电位保持在相对地高的状态中。因此,无须降低时钟信号的电平,便能从另一端输出信号。从而,以这一方式构成的移位寄存器安全地移位带有时钟信号的电平的输出信号。此后,当从后一级输入具有预定电平的输出信号时,电位保持部件便将线路电位移位到预定的电位,而输入到第二晶体管的一端的时钟信号并不输出到第二晶体管的另一端。在再一次从前一级输入具有预定电平的输出信号之前,电位保持部件保持连接在第二晶体管的控制端上的线路的电位。因此,在这一情况中,即使输入到第二晶体管的一端中的时钟信号存在波幅,由于第二晶体管的寄生电容而线路电位仍是同步的并能防止被移位。从而能防止第二晶体管被时钟信号泄漏电流。因此,只在各级要输出输出信号时才输出输出信号。按照本专利技术的移位寄存器安全地移位输出信号。电位保持部件可包括第三晶体管(TFT22),具有控制端并在接通状态中将线路电位移位到预定电平;第四晶体管(TFT29),具有控制端,响应来自后一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到第三晶体管的控制端,及响应来自前一级的输出信号停止输出该接通电压到第三晶体管的控制端;以及第五晶体管(TFT28),具有控制端,响应来自前一级的输出信号通过另一端将输入到一端的具有预定电平的信号作为断开电压输出到第三晶体管的控制端,以及响应来自后一级的输出信号停止输出断开电压到第三晶体管的控制端。电位保持部件可包括第六晶体管(TFT32),具有控制端,及响应来自后一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到第四晶体管的控制端;第七晶体管(TFT31),具有控制端,及响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到第四晶体管的控制端;第八晶体管(TFT27),具有控制端,及响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到第五晶体管的控制端;以及第九晶体管(TFT30),具有控制端,及响应来自后一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到第五晶体管的控制端;以上面所描述的构造的电位保持部件,当从后一级输入具有预定电平的输出信号时,通过第六晶体管累积用于确定第四晶体管的控制端的电位的电荷,并接通第四晶体管。因此,通过第四晶体管将接通电压的信号输出到第三晶体管的控制端。此外,当从后一级输入具有预定电平的输出信号时,第九晶体管便将第五晶体管的控制端的接通电压移位到断开电位。第五晶体管断开,并用从第四晶体管的另一端输出的具有恒定电压电平的信号将第三晶体管的控制端设置到接通电位上。因此,第三晶体管将连接到第二晶体管的控制端上的线路的电位设置到基准电压Vss上。此时,当将时钟信号输入到第二晶体管的一端中时,由于第二晶体管的寄生电容,电荷累积在电容中。然而,由于将第二晶体管的控制端的线路电位保持在基准电压Vss上,不从第二晶体管生成漏电流。因此,当从后一级输入具有预定电平的输出信号时,时钟信号不从对应的级输出输出信号。此后,当从前一级输入具有预定电平的输出信号时,第七晶体管便将第四晶体管的控制端的电位移位到预定的电位上。借此,第四晶体管停止输出具有恒定电压电平的信号。再者,当从前一级输入具有预定电平的输出信号时,第八晶体管便将第五晶体管的控制端的电位设定到接通电位上。第五晶体管将连接到第三晶体管的控制端上的线路电位移到预定的电位上,而第三晶体管被断开。因此,连接到第二晶体管的控制端上的线路电位被来自前一级的具有预定电平的输出信号移位。在这一情况中,当将时钟信号输入到第二晶体管的一端上时,便将该时钟信号作为这一级的输出信号输出到第二晶体管的另一端。在这一情况中,当将时钟信号输入到第二晶体管的另一端。在这情况中,当将时钟信号输入到第二晶体管的一端上时,由于第二晶体管的寄生电容,便进一步位移连接到第二晶体管上的线路电位。借此,无须降低时钟信号的电平,第二晶体管可将信号输出到其另一端上。因此,以这一方式构成的移位寄存器在输出信号的电平为时钟信号的电平的同时可靠地移位输出信号。例如,如图10中所示,电位保持部件可包括第三晶体管(TFT22),具有控制端,并在接通状态中将线路电位移位到预定电平上;第十晶体管(TFT33),具有控制端,及响应来自后一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到第三晶体管的控制端;以及第十一晶体管(TFT34),具有控制端,及响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到第三晶体管的控制端;在以这一方式的构成的移位寄存器中,当从下一级输入具有预定电平的输出信号时,第十一晶体管将电荷累积在第三晶体管的控制端中,例如,以便施加正电位。因此,第三晶体管是处于放电电荷来确定连接到本文档来自技高网...

【技术保护点】
一种包括多级并连续地从各级输出具有预定电平的输出信号的移位寄存器,其中各级包括: 第一晶体管,具有控制端,并且当将具有预定电平的输出信号输入到该控制端中时,便通过另一端输出从前一级输入到一端中的输出信号; 第二晶体管,具有连接在所述第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在具有该控制端及所述第一晶体管的另一端之间的线路作为一极的电容中累积电荷,并通过另一端作为该级的输出信号输出来自一端的时钟信号;以及 电位保持部件,当从后一级输入具有预定电平的输出信号时将所述线路的电位移位到预定电平,并将所述线路的电位保持在预定电平上直到从前一级输入具有预定电平的输出信号为止。

【技术特征摘要】
JP 2001-6-29 199040/20011.一种包括多级并连续地从各级输出具有预定电平的输出信号的移位寄存器,其中各级包括第一晶体管,具有控制端,并且当将具有预定电平的输出信号输入到该控制端中时,便通过另一端输出从前一级输入到一端中的输出信号;第二晶体管,具有连接在所述第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在具有该控制端及所述第一晶体管的另一端之间的线路作为一极的电容中累积电荷,并通过另一端作为该级的输出信号输出来自一端的时钟信号;以及电位保持部件,当从后一级输入具有预定电平的输出信号时将所述线路的电位移位到预定电平,并将所述线路的电位保持在预定电平上直到从前一级输入具有预定电平的输出信号为止。2.按照权利要求1的移位寄存器,其中所述电位保持部件包括第三晶体管,具有控制端,并在接通状态中将所述线路的电位移位到预定电平上;第四晶体管,具有控制端,响应来自后一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第三晶体管的控制端,并响应来自前一级的输出信号停止对所述第三晶体管的控制端的接通电压的输出;以及第五晶体管,具有控制端,响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第三晶体管的控制端,并响应来自下一级的输出信号停止对所述第三晶体管的控制端的断开电压的输出。3.按照权利要求2的移位寄存器,其中所述电位保持部件包括第六晶体管,具有控制端,并响应来自下一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第四晶体管的控制端。4.按照权利要求2的移位寄存器,其中所述电位保持部件包括第七晶体管,具有控制端,并响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第四晶体管的控制端。5.按照权利要求2的移位寄存器,其中所述电位保持部件包括第八晶体管,具有控制端,并响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第五晶体管的控制端。6.按照权利要求2的移位寄存器,其中所述电位保持部件包括第九晶体管,具有控制端,并响应来自后一级的输出信号,通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第五晶体管的控制端。7.按照权利要求1的移位寄存器,其中所述电位保持部件包括第三晶体管,具有控制端,并在接通状态中将所述线路的电位移位到该预定电平;第十晶体管,具有控制端,并响应来自后一级的输出信号,通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第三晶体管的控制端;以及第十一晶体管,具有控制端,并响应来自前一级的输出信号,通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第三晶体管的控制端。8.按照权利要求1的移位寄存器,还包括第十二晶体管,具有控制端,并当提供第一电压给该控制端时,通过另一端将输入到一端的第二电压作为该级的输出信号输出。9.按照权利要求8的移位寄存器,还包括第十三晶体管,响应从所述第一晶体管的另一端输出到所述线路的输出信号,输出断开电压到所述第十二晶体管的控制端。10.按照权利要求8的移位寄存器,还包括第十四晶体管,具有控制端,并通过另一端将输入到一端中...

【专利技术属性】
技术研发人员:两泽克彦神原实
申请(专利权)人:卡西欧计算机株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1