【技术实现步骤摘要】
本专利技术涉及连续地从各级输出输出信号的移位寄存器及包含该移位寄存器的电子装置。
技术介绍
作为用于驱动图像拾取元件及其中的象素是以矩阵形式布置的显示元件的驱动器,已提出采用移位寄存器,它连续地将输出信号前前一级移位到后一级,并连续地从各级将该信号输出到图像拾取元件与显示元件。
技术实现思路
本专利技术的目的为提供不会导致从晶体管的寄生电容产生的不正常工作的移位寄存器及施用该移位寄存器的电子装置。为达此目的,例如按照本专利技术的一个方面,如图4、5、8中所示,提供了包括多级(stage)及连续地从各级输出具有预定电平的输出信号的寄位寄存器,各级包括第一晶体管(TFT21),具有控制端,并在具有预定电平的输出信号输入到该控制端中时通过另一端输出从前一级输入到一端中的输出信号;第二晶体管(TFT24),具有连接在第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在具有控制端与第一晶体管和另一端之间的线路作为一极的电容中累积电荷,并通过另一端输出来自一端的时钟信号作为该级的输出信号;以及电位保持部件(TFT22、27、28、29、30、31、32或TFT22、33、34),当从下一级输入具有预定电平的输出信号时,将线路的电位移到预定的电平,并将线路的电位保持在预定的电平上直到从前一级输入具有预定电平的输出信号为止。在移位寄存器中,当在最初的级前面再也没有级时,来自最前面的级中的前一级的具有预定电平的输出信号可以是来自最后一级的具有预定电平的输出信号,或者来自外部控制装置的具有预定电平的输出信号。此外,当在最后一级后面再也没有级时,来自最后一级中的后面级的具 ...
【技术保护点】
一种包括多级并连续地从各级输出具有预定电平的输出信号的移位寄存器,其中各级包括: 第一晶体管,具有控制端,并且当将具有预定电平的输出信号输入到该控制端中时,便通过另一端输出从前一级输入到一端中的输出信号; 第二晶体管,具有连接在所述第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在具有该控制端及所述第一晶体管的另一端之间的线路作为一极的电容中累积电荷,并通过另一端作为该级的输出信号输出来自一端的时钟信号;以及 电位保持部件,当从后一级输入具有预定电平的输出信号时将所述线路的电位移位到预定电平,并将所述线路的电位保持在预定电平上直到从前一级输入具有预定电平的输出信号为止。
【技术特征摘要】
JP 2001-6-29 199040/20011.一种包括多级并连续地从各级输出具有预定电平的输出信号的移位寄存器,其中各级包括第一晶体管,具有控制端,并且当将具有预定电平的输出信号输入到该控制端中时,便通过另一端输出从前一级输入到一端中的输出信号;第二晶体管,具有连接在所述第一晶体管的另一端上的控制端,由输入到一端中的时钟信号在具有该控制端及所述第一晶体管的另一端之间的线路作为一极的电容中累积电荷,并通过另一端作为该级的输出信号输出来自一端的时钟信号;以及电位保持部件,当从后一级输入具有预定电平的输出信号时将所述线路的电位移位到预定电平,并将所述线路的电位保持在预定电平上直到从前一级输入具有预定电平的输出信号为止。2.按照权利要求1的移位寄存器,其中所述电位保持部件包括第三晶体管,具有控制端,并在接通状态中将所述线路的电位移位到预定电平上;第四晶体管,具有控制端,响应来自后一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第三晶体管的控制端,并响应来自前一级的输出信号停止对所述第三晶体管的控制端的接通电压的输出;以及第五晶体管,具有控制端,响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第三晶体管的控制端,并响应来自下一级的输出信号停止对所述第三晶体管的控制端的断开电压的输出。3.按照权利要求2的移位寄存器,其中所述电位保持部件包括第六晶体管,具有控制端,并响应来自下一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第四晶体管的控制端。4.按照权利要求2的移位寄存器,其中所述电位保持部件包括第七晶体管,具有控制端,并响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第四晶体管的控制端。5.按照权利要求2的移位寄存器,其中所述电位保持部件包括第八晶体管,具有控制端,并响应来自前一级的输出信号通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第五晶体管的控制端。6.按照权利要求2的移位寄存器,其中所述电位保持部件包括第九晶体管,具有控制端,并响应来自后一级的输出信号,通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第五晶体管的控制端。7.按照权利要求1的移位寄存器,其中所述电位保持部件包括第三晶体管,具有控制端,并在接通状态中将所述线路的电位移位到该预定电平;第十晶体管,具有控制端,并响应来自后一级的输出信号,通过另一端将输入到一端中的具有预定电平的信号作为接通电压输出到所述第三晶体管的控制端;以及第十一晶体管,具有控制端,并响应来自前一级的输出信号,通过另一端将输入到一端中的具有预定电平的信号作为断开电压输出到所述第三晶体管的控制端。8.按照权利要求1的移位寄存器,还包括第十二晶体管,具有控制端,并当提供第一电压给该控制端时,通过另一端将输入到一端的第二电压作为该级的输出信号输出。9.按照权利要求8的移位寄存器,还包括第十三晶体管,响应从所述第一晶体管的另一端输出到所述线路的输出信号,输出断开电压到所述第十二晶体管的控制端。10.按照权利要求8的移位寄存器,还包括第十四晶体管,具有控制端,并通过另一端将输入到一端中...
【专利技术属性】
技术研发人员:两泽克彦,神原实,
申请(专利权)人:卡西欧计算机株式会社,
类型:发明
国别省市:JP[日本]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。