信号处理电路与方法以及存储装置系统制造方法及图纸

技术编号:3083497 阅读:145 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种信号处理电路与方法以及存储装置系统。适用于由一存储装置所输出的一数据选通信号,包括:一第一正反器,用以于所述数据选通信号的上升缘取样一参考信号,并且输出一第一取样信号;一第二正反器,用以于所述数据选通信号的下降缘取样所述第一取样信号,并且输出一第二取样信号;一或逻辑门,耦接至所述第一取样信号、第二取样信号以及参考信号,并且产生一逻辑信号;以及一时脉门控电路,根据所述数据选通信号以及逻辑信号产生一修正数据选通信号。通过本发明专利技术可移除存在于数据选通信号DQS中的噪声,适用于大部分有接脚限制的特殊应用集成电路;可降低硬件花费以及空间;可应用于其它类型的来源同步总线接口。

【技术实现步骤摘要】

本专利技术涉及一种适用于来源同步(source synchronization)的信号处理电路与方法,特别涉及一种适用于双倍数据速率(Double data rate,DDR)同步动态随机存取存储装置(synchronous dynamic random access memory,SDRAM)的信号处理电路与方法。
技术介绍
某些类型的存储装置会产生时脉选通(strobe)信号,时脉选通信号的边缘会根据读取数据的改变而对齐(aligned)。DDR SDRAM于每个时脉选通信号的上升缘(rising edge)与下降缘(falling edge)传送数据,因此每一个时脉周期(clock cycle)可以传送两字符的数据。读取数据同步电路通常是用来调整数据至存储装置之间的传输,例如DDRSDRAM,读取数据同步电路提供存储装置一个本地时脉信号,使得存储装置的读写操作得以同步。由有读取数据的存储装置所产生的时脉选通信号具有预先定义的相位(phase)限制,预先定义的相位限制是关于由读取数据同步电路所提供的本地时脉信号。读取数据同步电路是通过时脉选通信号来决定何时读取数据为有效以及何本文档来自技高网...

【技术保护点】
一种信号处理电路,适用于由一存储装置所输出的一数据选通信号,其特征在于,包括:一第一正反器,用以于所述数据选通信号的上升缘取样一参考信号,并且输出一第一取样信号;一第二正反器,用以于所述数据选通信号的下降缘取样所述第一取样信 号,并且输出一第二取样信号;一或逻辑门,耦接至所述第一取样信号、第二取样信号以及参考信号,并且产生一逻辑信号;以及一时脉门控电路,根据所述数据选通信号以及逻辑信号产生一修正数据选通信号。

【技术特征摘要】
US 2005-5-2 11/120,5171.一种信号处理电路,适用于由一存储装置所输出的一数据选通信号,其特征在于,包括一第一正反器,用以于所述数据选通信号的上升缘取样一参考信号,并且输出一第一取样信号;一第二正反器,用以于所述数据选通信号的下降缘取样所述第一取样信号,并且输出一第二取样信号;一或逻辑门,耦接至所述第一取样信号、第二取样信号以及参考信号,并且产生一逻辑信号;以及一时脉门控电路,根据所述数据选通信号以及逻辑信号产生一修正数据选通信号。2.如权利要求1所述的信号处理电路,其特征在于,所述时脉门控电路包括一闩锁电路,耦接至所述逻辑信号,并根据所述逻辑信号以及数据选通信号输出一闩锁信号;以及一与逻辑门,耦接至所述闩锁信号以及数据选通信号,并输出所述修正数据选通信号。3.如权利要求2所述的信号处理电路,其特征在于,所述闩锁电路于所述数据选通信号为低逻辑位准时,输出具有逻辑位准相当于所述逻辑信号的所述闩锁信号。4.如权利要求1所述的信号处理电路,其特征在于,所述参考信号根据一列地址选通信号所产生。5.一种存储装置系统,其特征在于,包括一存储装置,根据一存储装置存取要求输出一数据,且所述数据与一数据选通信号同步;一信号处理电路,包括一第一正反器,用以于所述数据选通信号的上升缘取样一参考信号,并且输出一第一取样信号;一第二正反器,用以于所述数据选通信号的下降缘取样所述第一取样信号,并且输出一第二取样信号;一或逻辑门,耦接至所述第一取样信号、第二取样信号以及参考信号,并且产生一逻辑信号;一时脉门控电路,用以根据所述数据选通信号以及逻辑信号产生一修正数据选通信...

【专利技术属性】
技术研发人员:黄祥毅
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利