当前位置: 首页 > 专利查询>英特尔公司专利>正文

用于存储设备热感器的动态功率控制的系统、设备和方法技术方案

技术编号:3081923 阅读:166 留言:0更新日期:2012-04-11 18:40
本发明专利技术的实施例一般涉及用于存储设备热感器的动态功率控制的系统、方法及装置。在一些实施例中,存储设备包含片上热感器以及动态启用或禁用片上热感器的启用逻辑部件。在一些实施例中,片上热感器响应热数据感测指示而感测热数据。在延迟周期届满之后,可接收热数据感测指示。

【技术实现步骤摘要】

本专利技术的实施例一般涉及集成电路领域,特别是涉及用于存储 设备热感器的动态功率控制的系统、方法及装置。
技术介绍
存储器经常封装在包含若干相似的(或相同的)集成电路(如动态随机存取存储器(DRAM)设备)的模块中。DRAM的温度主 要由其活动水平(例如对存储单元的读取和写入的速率)来确定。 如果存储器的温度过高,存储器中存储的数据就可能被破坏或丢失。 另外,存储器可能被过高的温度损坏。同时,存储设备的热限制可 能限制存储设备接口可支持的最大数据存取速率。片上热感器可用于收集DRAM热数据。在一些系统中,各DRAM 可包括片上热感器,以便收集热数据以及向例如存储控制器提供所 收集的热数据。片上热感器可能能够在达到预编程的热阈值时触发 事件。在传统的系统中,每当系统通电时,片上热感器都会通电。由 于片上热感器始终是通电的,所以它们不断消耗功率。功率的不断 消耗可能耗尽电池提供的功率(例如在移动应用中),并且可能产 生需要从平台带走的热量。
技术实现思路
根据本专利技术的一个方面,提供了一种存储设备,包括从主机 接收启用指示并动态提供对片上热感器通电的启用信号的启用逻辑部件;以及与所述启用逻辑部件耦合的片上热感器,其中,所述片 上热感器将响应热数据感测指示而感测热数据,所述热数据感测指 示将在延迟周期届满之后被接收。根据本专利技术的另一方面,提供了一种方法,包括如下步骤接 收对片上热感器通电的启用指示;至少部分响应所述启用指示而生 成热数据启用信号;在延迟周期届满之后,接收热数据感测指示; 以及至少部分响应所述热数据感测指示而感测所述热数据。根据本专利技术的再一方面,提供了一种系统,包括控制器;与 主机耦合的动态随机存取存储器(DRAM),该存储设备包括乂人 主机接收启用指示并动态提供对片上热感器通电的启用信号的启用 逻辑部件;以及与所述启用逻辑部件耦合的片上热感器,其中,所 述片上热感器将响应热数据感测指示而感测热数据,所述热数据感 测指示将在延迟周期届满之后被接收。附图说明参照附图对本专利技术的实施例进行示例性地而非限制性地说明, 在附图中,相同的附图标记表示相同的要素。图1是说明根据本专利技术一实施例实现的计算系统的所选方面的 高级框图。图2是说明根据本专利技术一实施例实现的启用逻辑的所选方面的 框图。图3是说明根据本专利技术一实施例实现的存储设备热感器的动态 功率控制的所选方面的时序图。图4是说明根据本专利技术一实施例的存储设备热感器的动态功率 控制的方法的所选方面的流程图。图5是说明根据本专利技术 一 实施例的电子系统的所选方面的框图。图6是说明根据本专利技术一备选实施例的电子系统的所选方面的 框图。具体实施方式本专利技术的实施例 一般涉及用于存储设备功率传感器的动态功率 控制的系统、方法及装置。在一些实施例中,存储设备包括片上热 感器以及动态启用或禁用片上热感器的控制逻辑部件。主机(例如 存储控制器)动态启用或禁用热感器。热感器消耗的功率量可减小, 因为它可动态地被禁用。如下面进一步讨论的,主机可将感测热数 据的命令的发出延迟,直到热感器准备好进行准确读数。图1是说明根据本专利技术一实施例实现的计算系统的所选方面的高级框图。系统100包括处理器110、存储模块120和存储控制器130。 处理器110可以是任何处理元件,包括例如中央处理器、嵌入式处 理器、分区处理器、多核处理器等。存储模块120包括存储设备122-128。为了便于说明,示出四个 存储设备。要理解到,本专利技术的实施例可包括更多的存储设备或者 更少的存储设备。存储设备122-128可以是各种存储设备中的任一 种,包括例如DRAM、同步DRAM (SDRAM)等。在一些实施例中,各存储设备122-128包含对应的片上热感器 140-148。术语片上表示热感器与对应的集成电路在相同的晶片 上(例如与DRAM在相同的晶片上)的部署。片上热感器可能是各 种片上热感器中的任一种,包括例如热敏二极管。片上热感器140-148 感测与存储设备122-128相关联的热数据。术语热数据,,表示提供 设备温度指示的信息。术语热数据还可包括表明是否已超过一 个或多个温度阈值的信息。在所述实施例中,各存储设备122-128还包含对应的启用逻辑部 件160-166和存储元件170-176。启用逻辑部件160-166包含动态启 用和/或禁用对应的热感器140-148的逻辑部件。启用热感器的步骤 包括对热感器通电。类似地,禁用热感器的步骤包括对热感器断电。 启用逻辑部件160-166可采用适于启用和/或禁用片上热感器的几乎任何种类的逻辑部件来实现。下面参照图2-4进一步讨论启用逻辑部 件160-166的一示例。如图1所示,各存储设备122-128还可包含对应的存储元件170-176。存储元件170-176可存储对应的热感器140-148的热数据。在 一些实施例中,例如,热感器140-148感测热数据,然后将热数据传 递给存储元件170-176。存储元件170-176可以是寄存器、寄存器集 合和/或寄存器的若干部分。在一些实施例中,存储元件170-176是 DRAM多用寄存器(MPR)。在备选实施例中,只有存储设备122-128的所选子集才包含片上 热感器140-148和/或启用逻辑部件160-166。例如,在一些实施例中, 每个第N(例如第二、第三、第四等)存储设备可具有片上热感器 及相关触发逻辑部件。作为可选的方案,存储模块120的每一侧上 的至少一个存储设备可包含片上热感器及相关触发逻辑部件。在又 一些实施例中,存储模块120上的至少一个存储设备包含片上热感 器及相关触发逻辑部件。存储控制器130提供处理器110与存储模块120之间的接口。 在一些实施例中,存储控制器130包括热量缩减132、热感器(TS) 控制逻辑部件134和延迟值136。在一些实施例中,热量缩减132为 模块120和/或存储设备122-128提供热控制机制。例如,热量缩减132 可限制对存储设备122-128的读取和写入的速率。控制逻辑部件134 控制热感器140-148。例如,TS控制逻辑部件134可包含控制热感 器140-148何时感测热凄t据的逻辑部件。在一些实施例中,感测热数 据的步骤包括启用热感器,以及在适当延迟之后,指示热感器感测 热数据。启用传感器与感测数据之间的延迟的原因在于,在一些实 施例中,传感器需要适当的准备时间,以便最近启用的传感器可在 进行读数之前使自身稳定。在一些实施例中,存储元件136存储延迟值138。存4诸元件136 可以是适于存储值的任何元件,其中包括例如寄存器、寄存器集合和/或寄存器的一部分。延迟值138规定启用存储设备的时间与触发 热感器感测热数据的时间之间的延迟。在一些实施例中,延迟值138 可以是在例如系统启动期间由基本输入/输出系统(BIOS) 180写入 存储元件136的固定值。在另一些实施例中,延迟值138是可编程 的。在这类实施例中,存储元件136例如可以是可编程寄存器。存储器互连部150将存储模块120与存储控制器130耦合在一 起。在一些实施例中,存储器互连部150是多分接总线。在备选实 施例中,存储器互连部150是串行互连部。图2是说明存储设备200的所选方面的框图。存储设本文档来自技高网...

【技术保护点】
一种存储设备,包括:从主机接收启用指示并动态提供对片上热感器通电的启用信号的启用逻辑部件;以及与所述启用逻辑部件耦合的片上热感器,其中,所述片上热感器将响应热数据感测指示而感测热数据,所述热数据感测指示将在延迟周期届满之后被 接收。

【技术特征摘要】
US 2006-8-1 11/4979461.一种存储设备,包括从主机接收启用指示并动态提供对片上热感器通电的启用信号的启用逻辑部件;以及与所述启用逻辑部件耦合的片上热感器,其中,所述片上热感器将响应热数据感测指示而感测热数据,所述热数据感测指示将在延迟周期届满之后被接收。2. 如权利要求1所述的存储设备,其特征在于,所述启用逻辑 部件包括存储所述启用指示的存储元件。3. 如权利要求2所述的存储设备,其特征在于,所述启用逻辑 部件还包括向所述片上热感器提供启用信号的启用电路。4. 如权利要求3所述的存储设备,其特征在于,所述启用电路 被配置成接收所述启用指示作为输入。5. 如权利要求4所述的存储设备,其特征在于,所述热数据感 测指示是存储器互连阻抗校准命令。6. 如权利要求5所述的存储设备,其特征在于,所述存储器互 连阻抗校准命令是ZQ校准命令。7. 如权利要求2所述的存储设备,其特征在于,所述启用指示 包含方式寄存器组命令的一个或多个位。8. 如权利要求7所述的存储设备,其特征在于,所述存储元件 是多用寄存器的至少一部分。9. 如权利要求1所述的存储设备,其特征在于,所述延迟周期 对应于所述片上热感器的准备时间。10. —种方法,包括 接收对片上热感器通电的启用指示; 至少部分响应所述启用指示而生成热数据启用信号; 在延迟周期届满之后,接收热数据感测指示;以及 至少部分响应所述热数据感测指示而感测所述热数据。11. 如权利要求10所述的方法,其特征在于,所述启用指示包 含方式寄存器组命令的一个或多个位。12. 如权利要求10所述的方法,其特征在于,所述延迟周期与 热感器准备时间相关联。13. 如权利要求10所述的方法,其特征在于,所述热数据感测 指示是存储器互连阻抗校准命令...

【专利技术属性】
技术研发人员:WH纳莱
申请(专利权)人:英特尔公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1