当前位置: 首页 > 专利查询>索尼公司专利>正文

防止数据溢出和下溢的再现设备和方法技术

技术编号:3071567 阅读:197 留言:0更新日期:2012-04-11 18:40
一种再现设备,能再现数据以解码而不使解码器溢出或下溢。包含在再现数据中的时间信息被提取,与基准时间比较,并根据这种比较,控制这种数据的再现和暂时保存。如果再现出不连续数据,暂存装置(如,FIFO缓冲器)的写和读时序及解码器的时序可同时复位。(*该技术在2017年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种从记录介质再现数据的设备和方法,尤其是指一种防止数据从解码器溢出或下溢的设备和方法。近来,DVD(数字通用盘)-视频(下文中简称为DVD)已经被标准化,并且可期望变得非常普及。用MPEG(运动图像专家组)技术压缩的视频数据被记录在DVD上。DVD播放机从盘再现数据,在解码器部分对该数据解码,并把它输出到电视显示。如果电视机具有解码能力,则DVD播放机可经过音频-视频(AV)总线与其连接,并且DVD播放机通过AV总线把解码的位流输出到电视机以解码。然而,当数据被从DVD播放机通过AV总线传送到具有解码能力的电视机时,由于从电视机没有溢出/下溢状态反馈到DVD播放机,因此电视机解码器可根据AV总线的状态产生溢出或下溢。因此,本专利技术的一个目的在于提供一种克服上述设备缺点的设备。本专利技术的另一个目的在于防止诸如具有解码能力的电视机的解码装置产生溢出和下溢。根据后面的详细描述,本专利技术的各种其它目的、优点和特征将变得显而易见,并且将在所附权利要求中特别指出其新颖性。根据本专利技术,再现装置从记录介质再现编码数据,存储装置暂时保存再现的数据。提取器提取包含在与基准时间相比较的数据中的时间信息。控制器根据比较结果控制存储装置和再现装置,而由存储装置保存的数据被提供给传输线。根据本专利技术,本设备包括复位设备,用于对基准时间进行复位,以正确地再现不连续的数据。下面将结合附图利用举例详细描述本专利技术,附图中附图说明图1是表示本专利技术再现设备应用到AV系统的例子的框图;图2是表示图1的DVD播放机结构例子的框图3是表示图2中所示的DVD播放机驱动部分结构例子的框图;图4是表示图3中所示的可变位率控制电路结构例子的框图;图5是说明图4中FIFO操作的流程图;图6是说明图3中拾取器操作的流程图;图7是表示图2中的DVD播放机解码器部分结构例子的框图;和图8是表示同步通信的示意图。图1表示插入本专利技术的再现设备的AV系统的结构例子。在该例子中,DVD播放机从DVD再现视频信号,并把该视频信号以模拟形式施加到模拟电视机2。多个(在本实施例是3个电视机)数字电视机3-1到3-3通过AV总线5连接到DVD播放机1。每个数字电视机3-1到3-3分别具有内置解码器部分4-1到4-3,用于对从DVD播放机1经过AV总线5传送的编码数据进行解码,并把解码数据提供给各个数字电视机3-1到3-3以显示。AV总线5可以是诸如IEEE(电气与电子工程师协会)1394高性能串行总线标准(下文中简称为1394协议)的数字接口。图2表示DVD播放机1的内部结构例子。DVD播放机1包括驱动器部分11、多路分解器12和解码器部分13。驱动器部分11从盘再现数据,并把该数据输出到多路分解器12,在此数据被分解成音频数据、视频数据、和副图像数据。解码器部分13包括三个内置解码器,用于独立地解码音频数据、视频数据、和副图像数据。由解码部分13解码的数据被D/A变换器(未示出)进行D/A变换,并被提供给模拟电视机2(图1)。来自驱动器部分11的多路复用输出数据被经过总线5提供给数字电视机3-1、3-2和3-3。图3表示驱动器部分11的结构例子。主轴电动机21以规定速度驱动盘22(记录介质)。拾取器23向盘22发射一激光束以再现记录在其上的数据。来自拾取器23的输出被施加到RF电路24,其中RF信号被放大并被均衡到规定特性,并被提供给EFM+电路25和PLL电路26。PLL电路26从再现数据中提取时钟分量,并将该时钟分量输出到EFM+电路25,以解调从RF电路24提供的数据。EFM+电路25的输出被提供给存储器管理单元(MMU)27,以便存储在DRAM28(动态随机存取存储器)中。此外,MMU 27进行检错校正处理(ECC处理)和从存储在DRAM 28中的数据中采样出为系统控制处理所需的信息。从MMU 27输出的数据被提供给控制数据的时序的VBR(可变位率)控制电路29。该时间控制数据被传送到把数据变换为1394格式的1394传送电路30,并且变换的数据被传送到AV总线5。VBR控制电路29以从MMU 27接收的数据量和提供给1394传送电路30数据量之差来产生控制信号。VBR控制电路29把控制信号提供给系统控制器31,以控制拾取器23对盘22的存取。图4表示VBR控制电路29的结构例子。从MMU 27输出的数据被通过FIFO(先进先出)缓冲器41提供给1394传送电路30。从MMU 27输出的数据还被提供给系统时钟基准(SCR)提取电路42,该电路提取包含在此数据(时间信息)中的系统时钟基准(SCR)。提取的SCR被提供给比较电路43,并被经过开关45提供给计数器46。比较电路43比较由计数器46产生的系统时钟(STC)(标准时间)和从SCR提取电路42接收的SCR,并把比较结果输出到控制器44。控制器44根据由比较电路43确定的比较结果来控制FIFO 41,还检测在FIFO 41中的数据量。控制器44把相应于所检测数据量的控制信号提供给驱动控制器52,接下来根据该控制信号控制拾取器23(图3)。复位电路47包括STC偏移计算电路48、减法器49和开关50。STC偏移计算电路48从包含在由DVD播放机(图3)再现的数据搜索信息-无缝-回放信息DSI-SML-PBI中的视频目标-视频-开始-显示时间(VOB-V-S-PTM)和视频目标-视频-结束-显示时间(VOB-V-E-PTM)中计算STC偏置。STC偏移计算电路48把计算结果提供给从计数器46的值中减去STC偏移的减法器49,并把减去的结果经过开关50提供给该计数器。如果STC偏移不是零的话,开关50可由STC偏移电路48操作并接通。一旦从DVD播放机/接收到再现盘22的指令,则主轴电动机21以预定速度转动该盘。拾取器23存取盘22的规定光道并再现其中的记录数据。该再现信号被提供给对再现信号进行放大和均衡的RF电路24;该RF电路把放大和均衡后的信号提供给EFM+电路25和PLL电路26。PLL电路26从接收的信号中产生时钟分量,并把产生的时钟分量提供给EFM+电路25,该电路根据这个时钟分量解调对信号进行放大和均衡。所调制的数据被提供给MMU 27。MMU 27把从EFM+电路接收到的解调数据存储在DRAM 28中。MMU 27还在存储于DRAM中的数据上执行纠错处理,纠错处理的结果被存储在VBR控制电路29的FIFO 41中。在VBR控制电路29中,SCR提取电路42在从MMU 27接收的数据中提取SCR。在盘22再现处理开始之后紧接就开始执行预置处理,并且开关45被接通。由SCR提取电路42提取的SCR被经过开关45加载到计数器46,该计数器对27MHz频率的系统时钟进行计数。计数器产生STC作为基准时间,并把STC提供给比较电路43,比较电路43把从该计数器接收的STC与从该SCR提取电路接收到的SCR进行比较。比较结果被提供给控制器44。结合图5的流程图将描述控制器44的操作。在步骤S1中,查询SCR是否等于STC。如果确定从再现数据中提取的SCR等于STC,则程序进到步骤S2,在此,控制器44从FIFO 41读出具有SCR的数据包,并允许FIFO41向1394传送电路30提供数据包本文档来自技高网...

【技术保护点】
一种用于从记录介质再现编码数据并将再现数据传送到解码器以解码的设备,包括:再现器,用于从所述记录介质再现数据,以提供所述再现数据;提取装置,用于提取包含在所述再现数据中的时间信息;基准时间发生器,用于产生基准时间;比较器,用 于将所述提取的时间信息和所述基准时间进行比较,以产生比较结果;存储装置,用于在传送之前暂时保存所述再现数据;控制器,用于根据所述比较结果来控制所述存储装置和所述再现器;和传送器,用于将保存在所述存储装置中的数据传送到所述解码器。

【技术特征摘要】
【国外来华专利技术】JP 1996-9-10 238781/961.一种用于从记录介质再现编码数据并将再现数据传送到解码器以解码的设备,包括再现器,用于从所述记录介质再现数据,以提供所述再现数据;提取装置,用于提取包含在所述再现数据中的时间信息;基准时间发生器,用于产生基准时间;比较器,用于将所述提取的时间信息和所述基准时间进行比较,以产生比较结果;存储装置,用于在传送之前暂时保存所述再现数据;控制器,用于根据所述比较结果来控制所述存储装置和所述再现器;和传送器,用于将保存在所述存储装置中的数据传送到所述解码器。2.如权利要求1所述的设备,其中所述时间信息是系统时钟基准时间。3.如权利要求1所述的设备,其中所述基准时间是系...

【专利技术属性】
技术研发人员:柳原尚史堀口麻里
申请(专利权)人:索尼公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1