栅极驱动电路和显示面板制造技术

技术编号:30409694 阅读:25 留言:0更新日期:2021-10-20 11:25
本申请公开了一种栅极驱动电路和显示面板,用于显示面板的驱动,栅极驱动电路包括栅极驱动电路还包括复位信号产生电路;复位信号产生电路的输入端接收时钟信号中的至少一个,以及最后一级栅极驱动单元输出的栅极驱动信号,生成复位信号;输出端将复位信号输出至最后一级栅极驱动单元的复位端;其中,复位信号产生电路生成的复位信号在每一帧内的开始时刻不早于当前帧画面的最后一级栅极驱动单元的栅极驱动信号的结束时刻,复位信号的结束时刻不晚于下一帧画面的帧启动信号的开始时刻。本申请利用已有信号,通过复位信号产生电路生成复位信号,对最后几级栅极驱动单元进行复位的同时减少信号数量和增加空白时间内栅极驱动电路的稳定性。动电路的稳定性。动电路的稳定性。

【技术实现步骤摘要】
栅极驱动电路和显示面板


[0001]本申请涉及显示
,尤其涉及一种栅极驱动电路和显示面板。

技术介绍

[0002]液晶显示装置作为目前显示行业的主流显示设备,其设计和技术在随着时代以及人们的需求不断更新。目前大多数液晶显示屏都采用栅极驱动电路取代栅极驱动器(gate driver)的外接栅极驱动芯片,已实现面板的窄边框。
[0003]现有的栅极驱动电路都是用n

a级的输出作为n级的开启信号,用n+b的输出作为n级的复位信号,但是到栅极驱动电路的最后一级或几级栅极驱动单元往往需要一个复位信号使栅极驱动电路的最后一级或几级栅极驱动单元停止输出高信号。目前一般采用的方法是直接增加一个复位信号,这样多一个信号花费增加,或者用栅极驱动电路第一级的帧开启信号作为复位信号,这种方法的栅极驱动电路在最后几级或者Dummy级在空白时间内的稳定性风险增加,导致栅极驱动电路的信赖性风险增大。

技术实现思路

[0004]本申请的目的是提供一种栅极驱动电路和显示面板,不需要额外增加信号数量,对最后几级或者最后一级栅极驱动单元进行复位的同时减少信号数量和增加空白时间内栅极驱动电路的稳定性。
[0005]本申请公开了一种栅极驱动电路,所述栅极驱动电路包括多行扫描线、至少两根时钟信号线和多个级联的栅极驱动单元,至少两根时钟信号线输出至少两个不同的时钟信号;多个级联的栅极驱动单元与所述多行扫描线对应,每个栅极驱动单元连接对应的时钟信号线,以接收对应的所述时钟信号,生成栅极驱动信号并输出至对应的所述扫描线;所述栅极驱动电路还包括复位信号产生电路;所述复位信号产生电路的输入端接收所述时钟信号中的至少一个,以及最后一级栅极驱动单元输出的栅极驱动信号,生成复位信号;输出端将所述复位信号输出至最后一级栅极驱动单元的复位端;其中,所述复位信号产生电路生成的复位信号在每一帧内的开始时刻不早于当前帧画面的所述最后一级栅极驱动单元的栅极驱动信号的结束时刻,所述复位信号的结束时刻不晚于下一帧画面的帧启动信号的开始时刻。
[0006]可选的,所述栅极驱动单元分为至少两组,每组所述栅极驱动单元中对应的所述栅极驱动单元依次级联,不同组的所述栅极驱动单元连接不同的时钟信号线,同一组栅极驱动单元连接相同的时钟信号线;所述复位信号产生电路接收所有栅极驱动单元中的最后一级栅极驱动单元输出的栅极驱动信号;所述复位信号产生电路的输出端将所述复位信号同时输出至每组所述栅极驱动单元中的最后一级栅极驱动单元的复位端。
[0007]可选的,所述显示面板有N条扫描线,所述栅极驱动电路有N+1 个栅极驱动单元,前N个栅极驱动单元对应N条扫描线,第N+1个所述栅极驱动单元为虚拟栅极驱动单元,所述虚拟栅极驱动单元输出的栅极驱动信号输出至所述第N级栅极驱动单元的复位端;所述复
位信号产生电路的输出端将所述复位信号输出至所述虚拟栅极驱动单元的复位端。
[0008]可选的,所述复位信号的开始时刻与所述最后一级栅极驱动单元的栅极驱动信号的结束时刻为同一时刻。
[0009]可选的,所述复位信号产生电路包括复位控制模块、复位信号输出模块和电压维持模块;所述最后一级栅极驱动单元的输出端连接至所述复位控制模块的控制端,所述复位控制模块的输入端连接至一标准高电平;所述复位控制模块的输出端连接至所述复位信号输出模块的控制端;所述复位信号输出模块的输入端连接至所述时钟信号中的至少一个;所述电压维持模块设置在所述复位信号输出模块的控制端与所述复位信号输出模块的输出端之间;所述复位信号输出模块的输出端输出所述复位信号,并将所述复位信号输出至所述最后一级栅极驱动单元的复位端。
[0010]可选的,所述复位信号产生电路包括复位控制模块、复位信号输出模块和电压维持模块;所述最后一级栅极驱动单元的输出端连接至所述复位控制模块的控制端,所述复位控制模块的输入端连接至所述复位控制模块的控制端;所述复位控制模块的输出端连接至所述复位信号输出模块的控制端;所述复位信号输出模块的输入端连接至所述时钟信号中的至少一个;所述电压维持模块设置在所述复位信号输出模块的控制端与所述复位信号输出模块的输出端之间;所述复位信号输出模块的输出端输出所述复位信号,并将所述复位信号输出至所述最后一级栅极驱动单元的复位端。
[0011]可选的,所述时钟信号至少包括第一时钟信号和第二时钟信号,所述第一时钟信号输入至所述复位信号输出模块的输入端;所述复位信号产生电路还包括下拉模块,所述下拉模块的输入端接收一低电压信号,所述下拉模块的控制端接收所述第二时钟信号,所述下拉模块的输出端连接所述复位信号输出模块的输出端。
[0012]可选的,所述时钟信号至少包括第一时钟信号,所述第一时钟信号输入至所述复位信号输出模块的输入端;所述复位信号产生电路还包括下拉模块,所述下拉模块的输入端接收一低电压信号,所述下拉模块的控制端接收帧启动信号,所述下拉模块的输出端连接所述复位信号输出模块的输出端。
[0013]可选的,所述复位控制模块包括第一晶体管,复位信号输出模块包括第二晶体管,所述下拉模块包括第三晶体管和第四晶体管;所述电压维持模块包括第一电容;所述时钟信号至少包括第一时钟信号和第二时钟信号;所述最后一级栅极驱动单元的输出端连接至所述第一晶体管的控制端,所述第一晶体管的输入端连接至一标准高电平;所述第一晶体管的输出端连接至所述第二晶体管的控制端;所述第二晶体管的输入端连接至所述第一时钟信号;所述第一电容设置在所述第二晶体管的控制端与所述第二晶体管的输出端之间;所述第二晶体管的输出端输出所述复位信号,并将所述复位信号输出至所述最后一级栅极驱动单元的复位端;所述第三晶体管的控制端接收所述第二时钟信号,输入端接收一低电平信号,输出端连接所述第一晶体管的输出端;所述第四晶体管的控制端连接所述第二时钟信号,输入端接收一低电平信号,输出端连接所述第二晶体管的输出端。
[0014]本申请还公开了一种显示面板,包括时序控制模块以及如上任一所述的栅极驱动电路,其中,所述时序控制模块生成时钟信号以及帧启动信号,所述栅极驱动电路根据时钟信号以及帧启动信号生成栅极驱动信号并输出至所述栅极驱动电路的扫描线以驱动所述显示面板;所述栅极驱动电路包括复位信号产生电路,所述复位信号产生电路的输入端接
收所述时钟信号中的至少一个,以及最后一级栅极驱动单元输出的栅极驱动信号,生成复位信号;输出端将所述复位信号输出至最后一级栅极驱动单元的复位端。
[0015]相对于增加新的信号来对栅极驱动电路的最后几级的栅极驱动单元进行复位的方案来说,本申请不需要额外增加行的信号数量,从而避免信号数量增加而增加产品成本,本申请设置复位信号产生电路通过栅极驱动电路已有的信号生成复位信号并输出,保证栅极驱动电路最后几级或者Dummy级在栅极驱动电路充电结束后及时复位,减少无复位信号或者以帧启动信号作为复位信号时电路中薄膜晶体管器件的负载,对最后几级或者最后一级栅极驱动单元进行复位的同时增加空白时间内栅极驱动电路的稳定性。...

【技术保护点】

【技术特征摘要】
1.一种栅极驱动电路,用于显示面板的驱动,栅极驱动电路包括:多行扫描线;至少两根时钟信号线,输出至少两个不同的时钟信号;多个级联的栅极驱动单元,与所述多行扫描线对应,每个栅极驱动单元连接对应的时钟信号线,以接收对应的所述时钟信号,生成栅极驱动信号并输出至对应的所述扫描线;其特征在于,所述栅极驱动电路还包括复位信号产生电路;所述复位信号产生电路的输入端接收所述时钟信号中的至少一个,以及最后一级栅极驱动单元输出的栅极驱动信号,生成复位信号;输出端将所述复位信号输出至最后一级栅极驱动单元的复位端;其中,所述复位信号产生电路生成的复位信号在每一帧内的开始时刻不早于当前帧画面的所述最后一级栅极驱动单元的栅极驱动信号的结束时刻,所述复位信号的结束时刻不晚于下一帧画面的帧启动信号的开始时刻。2.如权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动单元分为至少两组,每组所述栅极驱动单元中对应的所述栅极驱动单元依次级联,不同组的所述栅极驱动单元连接不同的时钟信号线,同一组栅极驱动单元连接相同的时钟信号线;所述复位信号产生电路接收所有栅极驱动单元中的最后一级栅极驱动单元输出的栅极驱动信号;所述复位信号产生电路的输出端将所述复位信号同时输出至每组所述栅极驱动单元中的最后一级栅极驱动单元的复位端。3.如权利要求1所述的栅极驱动电路,其特征在于,所述显示面板有N条扫描线,所述栅极驱动电路有N+1个栅极驱动单元,前N个栅极驱动单元对应N条扫描线,第N+1个所述栅极驱动单元为虚拟栅极驱动单元,所述虚拟栅极驱动单元输出的栅极驱动信号输出至所述第N级栅极驱动单元的复位端;所述复位信号产生电路的输出端将所述复位信号输出至所述虚拟栅极驱动单元的复位端。4.如权利要求1所述的栅极驱动电路,其特征在于,所述复位信号的开始时刻与所述最后一级栅极驱动单元的栅极驱动信号的结束时刻为同一时刻。5.如权利要求1所述的栅极驱动电路,其特征在于,所述复位信号产生电路包括复位控制模块、复位信号输出模块和电压维持模块;所述最后一级栅极驱动单元的输出端连接至所述复位控制模块的控制端,所述复位控制模块的输入端连接至一标准高电平;所述复位控制模块的输出端连接至所述复位信号输出模块的控制端;所述复位信号输出模块的输入端连接至所述时钟信号中的至少一个;所述电压维持模块设置在所述复位信号输出模块的控制端与所述复位信号输出模块的输出端之间;所述复位信号输出模块的输出端输出所述复位信号,并将所述复位信号输出至所述最后一级栅极驱动单元的复位端。6.如权利要求1所述的栅极驱动电路,其特征在于,所述复位信号产生电路包括复位控制模块、复位信号输出模块和电压维持模块;所述最后一级栅极驱动单元的输出端连接至所述复位控制模块的控制端,所述复位控制...

【专利技术属性】
技术研发人员:沈婷婷袁海江
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1