一种基于多路径不对称输入反相器的高速高增益VCO电路制造技术

技术编号:30370164 阅读:32 留言:0更新日期:2021-10-16 17:47
本发明专利技术公开了一种基于多路径不对称输入反相器的高速高增益VCO电路,涉及新一代信息技术。针对现有技术中如何提高VCO功耗和速度的问题提出本方案,包括N个级联设置且组成振荡闭环的反相器模块;每路反相通道均包括一主反相器和一辅助反相器;主反相器每个输入端分别间隔一定级数连接前置反相器模块中同一反相通道的主反相器输出端;辅助反相器的输入端连接同一反相通道内主反相器若干个输入端中相位靠前的输入端,辅助反相器的输出端间隔一定级数连接后置反相器模块中另一反相通道内的主反相器输出端。优点在于减小VCO中每级的平均延时;在不增加功耗的前提下,实现环形振荡器差分输出行为的同时,提高VCO的振荡频率及增益。及增益。及增益。

【技术实现步骤摘要】
一种基于多路径不对称输入反相器的高速高增益VCO电路


[0001]本专利技术涉及VCO电路结构,尤其涉及一种基于多路径不对称输入反相器的高速高增益VCO电路。

技术介绍

[0002]随着CMOS工艺的不断进步,MOS管特征尺寸逐渐降低,用于模拟到数字(A/D)转换器的传统模块,例如运算放大器,跨导器和比较器的设计面临着越来越大的挑战。此外,这些模拟电路对于其他工艺技术节点具有较差的工艺迁移性。
[0003]随着CMOS工艺特征尺寸的不断缩小,数字电路的优良特性不断凸显,晶体管的速度不断增加、单位集成密集度越来越高,使得逻辑延迟持续减小、时间分辨率不断提高,数字电路变的更小、更快、效率更高。因此,在较小的CMOS工艺尺寸下,采用数字化方式并在时域中处理信号对于获得低成本、低功耗和高性能的模数转换器是非常有益的。这激发了基于电压到时域的转换技术的发展,主要的代表是基于电压控制器振荡器(VCO)的A/D转换器。
[0004]在单片集成系统中,传统的电容数字转换方案通过对电容进行充放电,采用电荷放大器,将电容值转换为电压值,再采用A/D转换器将模拟电压量转换为数字量输出。上述方案存在以下问题:由于工艺尺寸不断缩小,电压阈上的限制使得检测范围受到限制,动态范围缩小;工艺尺寸的缩小使得电路对寄生更加敏感,影响转换精度,不适用于复杂,高寄生的检测环境;电荷放大器会由于开关的不理想导致电荷泄漏,降低检测精度。上述各因素均会降低电容数字转换器整体的性能。VCO的功耗和速度限制了基于VCO的高阶ADC的整体性能。
>
技术实现思路

[0005]本专利技术目的在于提供一种基于多路径不对称输入反相器的高速高增益VCO电路,以解决上述现有技术存在的问题。
[0006]本专利技术所述基于多路径不对称输入反相器的高速高增益VCO电路,包括N个级联设置且组成振荡闭环的反相器模块;所述反相器模块包括两路结构对称的反相通道,两路反相通道对应输入反相的差分信号;每路反相通道均包括一主反相器和一辅助反相器;所述主反相器包括若干个输入端,每个输入端分别间隔一定级数连接前置反相器模块中同一反相通道的主反相器输出端;所述辅助反相器的输入端连接同一反相通道内主反相器若干个输入端中相位靠前的输入端,辅助反相器的输出端间隔一定级数连接后置反相器模块中另一反相通道内的主反相器输出端。
[0007]所述辅助反相器的输入端连接同一反相通道内主反相器若干个输入端中相位最前的输入端。
[0008]所述主反相器包括四个输入端。
[0009]所述主反相器的第一输入端、第二输入端和第四输入端分别间隔递进变化的级数
连接前置反相器模块;且第二输入端和第三输入端共点。
[0010]所述主反相器的第一输入端、第二输入端和第四输入端分别间隔奇数递进的变化连接前置反相器模块。
[0011]所述主反相器的第一输入端连接前一级反相器模块,第二输入端和第三输入端共点后连接前三级反相器模块,第四输入端连接前五级反相器模块。
[0012]所述主反相器包括第一PMOS管、第二PMOS管、第一NMOS管和第二NMOS管;所述第一PMOS管的栅极为主反相器的第一输入端,源极连接控制电压;所述第二PMOS管的栅极为主反相器的第二输入端,源极连接控制电压;所述第一NMOS管的栅极为主反相器的第三输入端,源极接地;所述第二NMOS管的栅极为主反相器的第四输入端,源极接地;第一PMOS管、第二PMOS管、第一NMOS管和第二NMOS管共漏极作为主反相器的输出端。
[0013]所述辅助反相器的输出端连接后一级反相器模块。
[0014]所述辅助反相器包括共栅共漏的第三PMOS管和第三NMOS管;共栅后作为辅助反相器的输入端,共漏后作为辅助反相器的输出端;第三PMOS管的源极连接控制电压,第三NMOS管的源极接地。
[0015]反相器模块的级联数N≥5,为了确保稳定性,一般取级联总数N远大于输入路径数,且为质数。
[0016]本专利技术所述基于多路径不对称输入反相器的高速高增益VCO电路,其优点在于,使用多路径不对称输入反相器,允许较慢的PMOS的输入信号较早地到达,减小VCO中每级的平均延时;反相器模块的多个输入信号进一步改善每级的延迟。采用“前馈”耦合的辅助反相器,预先充电后级反相器模块的输出。在不增加功耗的前提下,实现环形振荡器差分输出行为的同时,提高VCO的振荡频率及增益。
附图说明
[0017]图1是本专利技术所述高速高增益VCO电路的结构示意图。
[0018]图2是本专利技术所述序号为i的反相器模块的结构示意图。
[0019]图3是本专利技术所述序号为i的反相器模块与其他反相器模块之间的端口连接逻辑示意图。
[0020]图4是本专利技术所述各主反相器的结构示意图。
[0021]图5是本专利技术所述各辅助反相器的结构示意图。
[0022]图6是本专利技术实施例一的结构示意图。
[0023]附图标记:
[0024]INV11——第一主反相器、INV12——第一辅助反相器;
[0025]INV21——第二主反相器、INV22——第二辅助反相器;
[0026]A
i,1
至A
i,4
——序号为i的反相器模块的第一输出端至第四输出端;
[0027]B
i,1
至B
i,8
——序号为i的反相器模块的第一输入端至第八输入端;
[0028]P1至P3——第一PMOS管至第三PMOS管;
[0029]N1至N3——第一NMOS管至第三NMOS管。
具体实施方式
[0030]如图1所示,本专利技术所述基于多路径不对称输入反相器的高速高增益VCO电路包括5个以上级联设置且组成振荡闭环的反相器模块。所述反相器模块包括两路结构对称的反相通道,两路反相通道对应输入反相的差分信号。
[0031]每路反相通道均包括一主反相器和一辅助反相器。如图2所示,第一反相通道包括第一主反相器INV11和第一辅助反相器INV12,第二反相通道包括第二主反相器INV21和第二辅助反相器INV22。且第一主反相器INV11与第二主反相器INV21结构相同,第一辅助反相器INV12与第二辅助反相器INV22结构相同。
[0032]每个反相器模块均包括八个输入端和四个输出端:如序号为i的反相器模块中第一主反相器INV11包括第一输入端B
i,1
、第二输入端B
i,2
、第三输入端B
i,3
和第四输入端B
i,4
;而第二主反相器INV21则包括第五输入端B
i,5
、第六输入端B
i,6
、第七输入端B
i,7
和第八输入端B
i,8
。第一主反相器INV11的输出端为该反相器模块的第一输出端A
i,1
。第一辅助反相器INV12的输入端与第一输入端B
i本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种基于多路径不对称输入反相器的高速高增益VCO电路,其特征在于,包括N个级联设置且组成振荡闭环的反相器模块;所述反相器模块包括两路结构对称的反相通道,两路反相通道对应输入反相的差分信号;每路反相通道均包括一主反相器和一辅助反相器;所述主反相器包括若干个输入端,每个输入端分别间隔一定级数连接前置反相器模块中同一反相通道的主反相器输出端;所述辅助反相器的输入端连接同一反相通道内主反相器若干个输入端中相位靠前的输入端,辅助反相器的输出端间隔一定级数连接后置反相器模块中另一反相通道内的主反相器输出端。2.根据权利要求1所述基于多路径不对称输入反相器的高速高增益VCO电路,其特征在于,所述辅助反相器的输入端连接同一反相通道内主反相器若干个输入端中相位最前的输入端。3.根据权利要求2所述基于多路径不对称输入反相器的高速高增益VCO电路,其特征在于,所述主反相器包括四个输入端。4.根据权利要求3所述基于多路径不对称输入反相器的高速高增益VCO电路,其特征在于,所述主反相器的第一输入端、第二输入端和第四输入端分别间隔递进变化的级数连接前置反相器模块;且第二输入端和第三输入端共点。5.根据权利要求4所述基于多路径不对称输入反相器的高速高增益VCO电路,其特征在于,所述主反相器的第一输入端、第二输入端和第四输入端分别间隔奇数递进的变化连接前置反相器模块。6.根据权利要求5所述基于多路径不对称输入反相器的高速高增益VCO电路,其特征在于,所述主反相器的第一输入端连接前一级...

【专利技术属性】
技术研发人员:吴朝晖周泽鑫李斌郑彦祺何晨晖
申请(专利权)人:华南理工大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1