实时时钟装置制造方法及图纸

技术编号:30072901 阅读:15 留言:0更新日期:2021-09-18 08:26
提供实时时钟装置,即使在由于作用于焊料的应力而产生裂纹的情况下,也提高了实现所需功能的可能性。构成如下的实时时钟装置,其具有封装,该封装收纳振子、振荡电路、计时电路和功能电路,并形成有外部端子,所述外部端子包含:高电位电源端子,其与高电位电源连接;低电位电源端子,其与低电位电源连接;计时信号端子,其至少用于所述计时电路的控制;以及功能信号端子,其用于所述功能电路的控制,在所述外部端子排列的方向上,所述功能信号端子配置在所述高电位电源端子、所述低电位电源端子以及所述计时信号端子的外侧,该实时时钟装置还具有切换电路,该切换电路对所述功能信号端子和所述功能电路连接的状态和不连接的状态进行切换。行切换。行切换。

【技术实现步骤摘要】
实时时钟装置


[0001]本专利技术涉及实时时钟装置。

技术介绍

[0002]以往,已知有通过计时电路生成计时信息的实时时钟。该实时时钟用于各种用途。例如,已知用于记录事件发生时的计时信息的事件记录器、或输出与特定期间的经过对应的信号的中断输出等用途。作为前者,例如可举出专利文献1,作为后者,例如可举出专利文献2。另外这样,已知实时时钟和各种用途的功能由一个封装内的电路实现的结构。
[0003]专利文献1:日本特开2009

26169号公报
[0004]专利文献2:日本特开2009

32142号公报
[0005]在通过一个封装实现具有实时时钟和其他功能的电路的结构中,通常在封装上设置外部端子,根据外部端子进行在各电路中使用的信号的输入输出。通过将该外部端子焊接在基板上,将封装安装在基板上。在这种利用焊料的安装中,有可能因作用于焊料的应力而产生裂纹。由此,由于外部端子发生连接不良,实时时钟装置有可能无法发挥所需功能。

技术实现思路

[0006]用于解决上述课题的实时时钟装置具有:振子;振荡电路,其使振子进行振荡;计时电路,其根据来自振荡电路的信号进行计时,生成计时信息;功能电路,其根据计时信息进行信息处理;以及封装,其收纳振子、振荡电路、计时电路和功能电路,并形成有外部端子,外部端子包含:高电位电源端子,其与高电位电源连接;低电位电源端子,其与低电位电源连接;计时信号端子,其至少用于计时电路的控制;以及功能信号端子,其用于功能电路的控制,在外部端子排列的方向上,功能信号端子配置在高电位电源端子、低电位电源端子以及计时信号端子的外侧,该实时时钟装置还具有切换电路,该切换电路对功能信号端子和功能电路连接的状态和不连接的状态进行切换。
附图说明
[0007]图1是本专利技术一个实施方式的实时时钟装置的结构图。
[0008]图2是表示外部端子的配置例的图。
[0009]图3是将本专利技术一个实施方式的实时时钟装置被安装在基板上的状态与实时时钟装置的内部结构的示意图一起示出的图。
[0010]图4是本专利技术一个实施方式的实时时钟装置的结构图。
[0011]标号说明
[0012]1:实时时钟装置;10:振荡电路;20:计时电路;20a:分频电路;20b:计时部;30:切换电路;31:切换电路;40:功能电路;40a:事件检测电路;40b:控制电路;40c:计数器;41:功能电路;50:设定寄存器;60:存储器;70:输入输出处理电路;80:恒压电路;90:电源接通检测电路。
具体实施方式
[0013]这里,按照以下的顺序对本专利技术的实施方式进行说明。
[0014](1)实时时钟装置的结构:
[0015](2)其他实施方式:
[0016](1)实时时钟装置的结构:
[0017]图1是表示第1实施方式的实时时钟装置1的结构的框图。本实施方式的实时时钟装置1是通过将振子Os和IC(Integrated Circuit:集成电路)收纳在封装Pk中而构成的装置。在图1中,通过与表示封装Pk的矩形的边重叠的正方形示意性地表示外部端子。外部端子是设置在封装Pk上的触点,焊接于基板的焊盘。
[0018]图2是表示从背面侧观察到的封装Pk的状态的图。另外,背面是在安装于基板的状态下与基板的安装面相对的面。在图2中,外部端子被着色为灰色而示出。即,本实施方式的封装Pk为大致长方体的外观,在其下表面形成有外部端子T1~T
10

[0019]在本实施方式中,在将封装Pk的背面形状视作外接于该背面的矩形的情况下,外部端子T1~T
10
排列配置于该矩形的相对的两边,并沿着各边各排列5个。此外,在图2中,用虚线表示与背面外接的矩形。在这样构成的外部端子T1~T
10
中,四角的外部端子T1、T5、T6、T
10
存在于这些外部端子以外的外部端子T2、T3、T4、T7、T8、T9的外侧。在图1中,四角的外部端子T1、T5、T6、T
10
被示意性地示出为与封装Pk的左侧边重叠的正方形。另外,存在于内侧的外部端子T2、T3、T4、T7、T8、T9被示意性地示出为与封装Pk的右侧边重叠的正方形。
[0020]本实施方式的实时时钟装置1除了计时功能之外,还具有事件记录器的功能。为了实现这些功能,实时时钟装置1具有振荡电路10、计时电路20、切换电路30、功能电路40、设定寄存器50、存储器60、输入输出处理电路70、恒压电路80和电源接通检测电路90。
[0021]恒压电路80根据从图1所示的高电位电源端子Vdd提供的电源电压,生成提供给各电路的恒压。生成的恒压用于振荡电路10、计时电路20、功能电路40等的动作。另外,高电位电源端子Vdd是封装Pk的外部端子之一。此外,在封装Pk中,作为接地端子的低电位电源端子GND也被设置为外部端子。另外,低电位电源端子也可以是连接负的电源电位的端子。
[0022]电源接通检测电路90是检测是否对高电位电源端子Vdd接通了电源的电路。即,在向高电位电源端子Vdd施加了既定的电源电压时,在经过规定时间后,电源接通检测电路90向切换电路30输出表示电源已接通的信号。规定时间的经过可以通过各种方法来确定,例如,可以通过计数器来确定规定时间的经过,也可以对根据电源接通而输出的信号赋予规定时间的延迟并输出到切换电路30,可以采用各种结构。
[0023]振荡电路10是使振子Os进行振动的电路。即,振动器Os与振荡电路10连接,当从该振荡电路10被输入电信号时,以恒定的频率进行振动。然后,振荡电路10通过放大振子Os的信号并输出振荡信号,将与振子Os的振动频率相同频率的信号作为源振输出。
[0024]在本实施方式中,振子Os是使用石英作为基板材料的石英振子,例如使用X切的音叉型石英振子。振子Os也可以是AT切或SC切的石英振子,还可以是SAW(Surface Acoustic Wave:表面声波)谐振器或MEMS(Micro Electro Mechanical Systems:微机电系统)振子。另外,作为振子Os的基板材料,除了石英以外,还可以采用钽酸锂、铌酸锂等压电单晶、锆钛酸铅等压电陶瓷等压电材料或硅半导体材料等。作为振子Os的激振手段,可以采用基于压电效应的激励手段,也可以采用基于库仑力的静电驱动。
[0025]计时电路20与振荡电路10的后级连接。计时电路20具有分频电路20a和计时部20b。分频电路20a是对从振荡电路10输入的源振进行分频并输出1[Hz]频率的信号的电路。计时部20b根据分频电路20a的输出,生成表示当前时刻的计时信息。即,计时部20b对从分频电路20a输出的1[Hz]的信号进行计数,进行了年、月、日、星期、时、分和秒的计时。由此,计时电路20得到年、月、日、星期、时、分、秒的当前时刻,并作为计时信息存储在内部。
[0026]本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种实时时钟装置,其具有:振子;振荡电路,其使所述振子进行振荡;计时电路,其根据来自所述振荡电路的信号进行计时,生成计时信息;功能电路,其根据所述计时信息进行信息处理;以及封装,其收纳所述振子、所述振荡电路、所述计时电路和所述功能电路,并形成有外部端子,所述外部端子包含:高电位电源端子,其与高电位电源连接;低电位电源端子,其与低电位电源连接;计时信号端子,其至少用于所述计时电路的控制;以及功能信号端子,其用于所述功能电路的控制,在所述外部端子排列的方向上,所述功能信号端子配置在所述高电位电源端子、所述低电位电源端子以及所述计时信号端子的外侧,该实时时钟装置还具有切换电路,该切换电路对所述功能信号端子和所述功能电路连接的状态和不连接的状态进行切换。2.根据权利要求1所述的实时时钟装置,其中,所述外部端子在平面观察时至少排列配置于所述封装的相对的两边,所述功能信号端子是在平面观察时位于所述封装的四角的所述外部端子中的任意外部端子。3.根据权利要求1或2所述的实时时钟装置,其中,所述功能电路是如下电路:在输入到所述功能信号端子的信...

【专利技术属性】
技术研发人员:臼田俊也
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1