智能设备、可读存储介质、印刷电路板及其使用方法技术

技术编号:29844353 阅读:38 留言:0更新日期:2021-08-27 14:35
本发明专利技术提供一种智能设备、可读存储介质、印刷电路板及其使用方法,印刷电路板包括PCB板、Soc芯片和LPDDR内存,Soc芯片和LPDDR内存设置在PCB板上;Soc芯片具有32bit位宽的DDR控制器,LPDDR内存为64bit位宽的DDR颗粒,LPDDR内存具有第一通道和第二通道,第一通道上连接有第一ODT模块,第二通道上连接有第二ODT模块;PCB板上布置有第一信号走线和第二信号走线,第一信号走线连接在第一通道和DDR控制器之间,第二信号走线连接在第二通道和DDR控制器之间。利用匹配过的ODT模块的匹配阻抗值,在SOC写入数据时同时对两个通道的ODT模块进行管控,继而获得最优信号质量,提升接口性能。

【技术实现步骤摘要】
智能设备、可读存储介质、印刷电路板及其使用方法
本专利技术涉及印制电路
,尤其涉及一种智能设备、可读存储介质、印刷电路板及其使用方法。
技术介绍
随着性能和成本日渐成为Soc竞争力的重要考量成分,若能使用低成本的硬件实现所需的高性能,将大大增加产品的竞争力,产品方案都在追求性能和成本的平衡点,以提升竞争力,因此会出现各种各样差异化设计方案,DDR接口是Soc最关键的部分之一,不同的实现方案成本差异很大。当前市场主流Soc的DDR接口是一个通道32位数据,可是很多电子产品场景需要支持64位的颗粒(带宽/容量需求),比如LPDDR3的216-ball封装颗粒(分A/B通道),LPDDR4的342-ball封装颗粒(分A/B通道)等,因此,一种是利用64位颗粒的其中32位(数据信号点对点连接);另一种种是数据信号同时接到颗粒的A和B通道,数据信号在PCB上的布线不再是点对点的设计,就出现分支,根据信号完整性理论,有分支就会有阻抗不匹配,就会产生信号反射,导致信号窗口(眼图)变小,严重制约接口性能,尤其这些颗粒物料差异性很大,信号质量的下降会使得物料兼容性非常困难。
技术实现思路
本专利技术的第一目的是提供一种利用32位DDR总线的Soc应对64位颗粒的DDR数据通讯的印刷电路板。本专利技术的第二目的是提供一种上述印刷电路板的使用方法。本专利技术的第三目的是提供一种可被执行上述使用方法的可读存储介质。本专利技术的第四目的是提供一种具有上述印刷电路板的智能设备。为了实现本专利技术第一目的,本专利技术提供一种印刷电路板,包括PCB板、Soc芯片和LPDDR内存,Soc芯片和LPDDR内存设置在PCB板上;Soc芯片具有32bit位宽的DDR控制器,LPDDR内存为64bit位宽的DDR颗粒,LPDDR内存具有第一通道和第二通道,第一通道上连接有第一ODT模块,第二通道上连接有第二ODT模块;PCB板上布置有第一信号走线和第二信号走线,第一信号走线连接在第一通道和DDR控制器之间,第二信号走线连接在第二通道和DDR控制器之间。更进一步的方案是,第一信号走线和第二信号走线的长度差在10mil以内。更进一步的方案是,第一信号走线和第二信号走线按照Tee型拓扑布线。为了实现本专利技术第二目的,本专利技术提供一种印刷电路板的使用方法,其特征在于,印刷电路板采用上述权利要求1至3任一项的印刷电路板,使用方法包括数据写入步骤,数据写入步骤包括第一通道写入步骤和第二通道写入步骤;第一通道写入步骤包括:Soc芯片通过第一通道对LPDDR内存写入数据时,通过使能信号关闭第一ODT模块,通过使能信号开启第二ODT模块并使第二ODT模块处于第二匹配阻抗值;第二通道写入步骤包括:Soc芯片通过第二通道对LPDDR内存写入数据时,通过使能信号关闭第二ODT模块,通过使能信号开启第一ODT模块并使第一ODT模块处于第一匹配阻抗值。更进一步的方案是,使用方法包括阻抗配置步骤,阻抗配置步骤包括第二匹配阻抗值配置步骤和第一匹配阻抗值配置步骤;第二匹配阻抗值配置步骤包括:获取Soc芯片的输出阻抗,在关闭第一ODT模块的状态下,遍历第二ODT模块的匹配阻抗值,根据信号眼宽确定第二匹配阻抗值;第一匹配阻抗值配置步骤包括:获取Soc芯片的输出阻抗,在关闭第二ODT模块的状态下,遍历第一ODT模块的匹配阻抗值,根据信号眼宽确定第一匹配阻抗值。为了实现本专利技术第三目的,本专利技术提供一种可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现如上述的使用方法。为了实现本专利技术第四目的,本专利技术提供一种智能设备,包括如上述的印刷电路板。为了实现本专利技术第四目的,本专利技术提供一种智能设备,包括如上述的可读存储介质。本专利技术的有益效果是,按照Tee型拓扑布置的第一信号走线和第二信号走线连接在SOC芯片和LPDDR内存之间,且两信号走线的长度差尽可能小,继而可减小阻抗突变和串扰,同时利用匹配过的ODT模块的匹配阻抗值,在SOC写入数据时同时对两个通道的ODT模块进行管控,继而获得最优信号质量,提升接口性能,同时相比64位的DDR控制器,节省了技术研究成本和IP面积成本,以及由于64位DDR控制器的Soc封装面积明显变大,占用更大的空间,不利于产品的小型化,继而本案设计产品适用性更大。附图说明图1是本专利技术印刷电路板实施例的连接示意图。图2是本专利技术印刷电路板实施例的DDR接口布线设计图。图3是本专利技术印刷电路板实施例中遍历阻抗范围表。图4是本专利技术印刷电路板实施例中匹配阻抗表。图5是现有技术中在800MHz模式下的眼图。图6是本专利技术印刷电路板实施例在800MHz模式下的眼图。图7是现有技术中在1200MHz模式下的眼图。图8是本专利技术印刷电路板实施例在1200MHz模式下的眼图。以下结合附图及实施例对本专利技术作进一步说明。具体实施方式参照图1至图4,印刷电路板包括PCB板、Soc芯片和LPDDR内存,Soc芯片和LPDDR内存设置在PCB板上,Soc芯片具有32bit位宽的DDR控制器,LPDDR内存为DDR3或DDR4的内存,且LPDDR内存为64bit位宽的DDR颗粒,LPDDR内存具有32bit的第一通道和32bit的第二通道,第一通道上连接有第一ODT模块,第二通道上连接有第二ODT模块,ODT是On-DieTermination的缩写,其意思为内部核心终结。LPDDR内存内部集成了终结电阻器,主板上的终结电路被移植到了内存芯片中。在内存芯片工作时系统会把终结电阻器屏蔽,而对于暂时不工作的内存芯片则打开终结电阻器以减少信号的反射。因此可以通过ODT同时管理所有内存引脚的信号终结。并且阻抗值也可以有多种选择。并且内存控制器可以根据系统内干扰信号的强度自动调整阻值的大小。PCB板上布置有第一信号走线和第二信号走线,信号走线为PCB上印刷覆铜线路,且第一信号走线和第二信号走线按照Tee型拓扑布线,参见图2,第一信号走线连接在第一通道和DDR控制器之间,第二信号走线连接在第二通道和DDR控制器之间,第一信号走线和第二信号走线均具有分支,为了清楚示出,图2采用加粗方式显示,实际覆铜线路是较细的,每根信号总线长约1.5inch,4个分支长度为别为350mil左右,第一信号走线和第二信号走线的长度差在10mil以内。印刷电路板的使用方法,使用方法包括阻抗配置步骤和数据写入步骤,阻抗配置步骤包括第二匹配阻抗值配置步骤和第一匹配阻抗值配置步骤。参照图3和图4,第二匹配阻抗值配置步骤包括:获取Soc芯片的输出阻抗,通过使能信号,在关闭第一ODT模块的状态下,由于不同内存颗粒的ODT配置不尽相同,故遍历第二ODT模块的匹配阻抗值,进行信号仿真并观察眼图,根据信号眼宽确定最优的第二匹配阻抗值。第一匹配阻抗值配置步骤包括:获取Soc芯片的输出阻抗,通过使能信号,在关闭第二ODT模块的状态下,遍历第一ODT模块的匹配阻抗值,,进本文档来自技高网...

【技术保护点】
1.印刷电路板,包括PCB板、Soc芯片和LPDDR内存,所述Soc芯片和所述LPDDR内存设置在所述PCB板上;/n其特征在于:/n所述Soc芯片具有32bit位宽的DDR控制器,LPDDR内存为64bit位宽的DDR颗粒,所述LPDDR内存具有第一通道和第二通道,所述第一通道上连接有第一ODT模块,所述第二通道上连接有第二ODT模块;/n所述PCB板上布置有第一信号走线和第二信号走线,所述第一信号走线连接在所述第一通道和所述DDR控制器之间,所述第二信号走线连接在所述第二通道和所述DDR控制器之间。/n

【技术特征摘要】
1.印刷电路板,包括PCB板、Soc芯片和LPDDR内存,所述Soc芯片和所述LPDDR内存设置在所述PCB板上;
其特征在于:
所述Soc芯片具有32bit位宽的DDR控制器,LPDDR内存为64bit位宽的DDR颗粒,所述LPDDR内存具有第一通道和第二通道,所述第一通道上连接有第一ODT模块,所述第二通道上连接有第二ODT模块;
所述PCB板上布置有第一信号走线和第二信号走线,所述第一信号走线连接在所述第一通道和所述DDR控制器之间,所述第二信号走线连接在所述第二通道和所述DDR控制器之间。


2.根据权利要求1所述的印刷电路板,其特征在于:
所述第一信号走线和所述第二信号走线的长度差在10mil以内。


3.根据权利要求1或2所述的印刷电路板,其特征在于:
所述第一信号走线和所述第二信号走线按照Tee型拓扑布线。


4.印刷电路板的使用方法,其特征在于,所述印刷电路板采用上述权利要求1至3任一项所述的印刷电路板,所述使用方法包括数据写入步骤,所述数据写入步骤包括第一通道写入步骤和第二通道写入步骤;
所述第一通道写入步骤包括:所述Soc芯片通过所述第一通道对所述LPDDR内存写入数据时,通过使能信号关闭所述第一ODT...

【专利技术属性】
技术研发人员:罗世飘
申请(专利权)人:珠海全志科技股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1