液晶显示装置及其制造方法制造方法及图纸

技术编号:29601376 阅读:29 留言:0更新日期:2021-08-06 20:06
根据一个实施方式,液晶显示装置(1),包括:移位寄存器部(161),依次取入多个像素(12)列数的s位宽的影像信号;单行锁存部(162),将由移位寄存器部(161)取入的多个影像信号同时输出;比较器部(163),将从单行锁存部(162)输出的多个影像信号分别转换为多个模拟电压;以及模拟开关部(17),对是否将多个模拟电压分别提供给多个数据线进行切换,单行锁存部(162)以传输在构成影像信号的多个位信号之中作为最低位的位信号的第1位信号的第1信号线的长度至少比传输作为最高位的位信号的信号线短的方式配置在比较器部(163)的附近。

【技术实现步骤摘要】
【国外来华专利技术】液晶显示装置及其制造方法
本专利技术涉及液晶显示装置及其制造方法,例如涉及适于提高可靠性的液晶显示装置及其制造方法。
技术介绍
超高速的第五代通信技术“5G”的实现及普及正在推进。为了实现5G,在光通信领域,提出了能够应对激增的信息量的、形成为环状的光网络系统、以及光波长复用通信系统等光通信系统。在这些光通信系统中,使用了ROADM(ReconfigurableOpticalAndDropMultiplexer,可重构光分插复用器)装置,该ROADM装置能够在不将光信号转换为或中继为电信号的情况下进行分支或插入。作为ROADM装置中的光开关装置,使用WSS(WavelengthSelectiveSwitch,波长选择开关)装置。作为WSS装置中的光开关元件,利用了液晶的相位调制功能的LCOS(LiquidCrystalonSilicon;以下称为液晶显示装置)被使用。例如,在专利文献1中公开了与液晶显示装置相关的技术。专利文献1所公开的液晶显示装置包括:配置为矩阵形状的多个像素;多个数据线,与多个像素的各列对应设置;移位寄存器电路,逐次获取多个像素的列数个影像信号;锁存电路,将由移位寄存器电路获取的多个影像信号同时输出;多个比较器,将从锁存电路输出的多个影像信号分别转换为多个模拟电压;以及,模拟开关部,对是否将多个模拟电压分别提供给多个数据线进行切换。在先技术文献专利文献专利文献1:日本特开2009-223289公报。
技术实现思路
在专利文献1所公开的液晶显示装置中,没有公开与构成多位宽的影像信号的多个位信号中的每一个被传输的多个信号线的布线相关的具体内容。因此,在传输信号频繁变化的最低位的位信号的信号线中,发生从信号线向布线层间膜的电流泄漏,或者由于制造时的不良情况等布线电阻局部变高,由此容易发生因长期连续使用而引起的渐发性故障。其结果是,在专利文献1所公开的液晶显示装置中,存在可靠性低的问题。本专利技术是鉴于以上问题而提出的,其目的在于,提供一种能够提高可靠性的液晶显示装置及其制造方法。本实施方式的一个方面所涉及的液晶显示装置包括:多个像素多个数据线,与所述多个像素的各列对应地设置;移位寄存器部,依次取入所述多个像素列数的s位宽的影像信号,其中,s是2以上的整数;锁存部,将由所述移位寄存器部取入的所述多个影像信号同时输出;多个比较器,将从所述锁存部输出的所述多个影像信号分别转换为多个模拟电压;以及模拟开关部,对是否将所述多个模拟电压分别提供给所述多个数据线进行切换,所述移位寄存器部具有第1~第s移位寄存器电路,所述第1~第s移位寄存器电路分别依次取入所述多个像素的列数的第1~第s位信号,所述第1~第s位信号构成s位宽的所述影像信号,所述锁存部具有第1~第s锁存电路,所述第1~第s锁存电路分别同时输出由所述第1~所述第s移位寄存器电路分别取入的所述多个像素的列数的第1~第s位信号,在所述第1~所述第s锁存电路中,所述第1锁存电路至少比所述第s锁存电路配置得更靠近所述多个比较器,所述第1锁存电路被构成为同时输出作为最低位的位信号的多个所述第1位信号,所述第s锁存电路被构成为同时输出作为最高位的位信号的多个所述第s位信号。本实施方式的一个方面所涉及的液晶显示装置的制造方法,所述液晶显示装置包括:多个像素;多个数据线,与所述多个像素的各列对应地设置;移位寄存器部,依次取入所述多个像素列数的s位宽的影像信号,其中,s是2以上的整数;锁存部,将由所述移位寄存器部取入的所述多个影像信号同时输出;多个比较器,将从所述锁存部输出的所述多个影像信号分别转换为多个模拟电压;以及模拟开关部,对是否将所述多个模拟电压分别提供给所述多个数据线进行切换,其中,所述移位寄存器部具有第1~第s移位寄存器电路,所述第1~第s移位寄存器电路分别依次取入所述多个像素的列数的第1~第s位信号,所述第1~第s位信号构成s位宽的所述影像信号,所述锁存部具有第1~第s锁存电路,该第1~第s锁存电路分别同时输出由所述第1~所述第s移位寄存器电路分别取入的所述多个像素的列数的第1~第s位信号,在液晶显示装置的制造方法中,在所述第1~所述第s锁存电路中,所述第1锁存电路至少比所述第s锁存电路配置得更靠近所述多个比较器,所述第1锁存电路被构成为同时输出作为最低位的位信号的多个所述第1位信号,所述第s锁存电路被构成为同时输出作为最高位的位信号的多个所述第s位信号。专利技术效果根据本实施方式,能够提供一种能够提高可靠性的液晶显示装置及其制造方法。附图说明图1是示出实现本实施方式前的构思涉及的液晶显示装置的构成示例的图;图2是更详细地示出设置在图1所示的液晶显示装置中的水平驱动器56及模拟开关部17的图;图3是示出设置在图1所示的液晶显示装置中的像素的具体构成示例的图;图4是用于说明图1所示的液晶显示装置的像素的驱动方法的时序图;图5是用于说明要写入到像素的正极性影像信号及负极性影像信号各自的从黑到白的电压电平的图;图6是示出图1所示的液晶显示装置的图像显示模式下的动作的时序图;图7是用于说明构成影像信号的多个位信号各自的信号变化的时序图;图8是用于说明在信号线中产生的电流泄漏及高电阻化的概略剖面图;图9是示出实施方式1所涉及的液晶显示装置的构成示例的图;图10是更详细地示出图9所示的液晶显示装置中设置的水平驱动器16以及模拟开关部17的图;图11是示出最低位的位信号的波形和比较器输出波形的图。具体实施方式<专利技术人的事先研究>在对实施方式1的液晶显示装置进行说明之前,对本专利技术人的事先研究内容进行说明。(构想阶段的液晶显示装置50的结构)图1是示出构思阶段的有源矩阵型液晶显示装置50的构成示例的图。如图1所示,液晶显示装置50包括图像显示部11、定时发生器13、极性切换控制电路14、垂直移位寄存器与电平移位器15、水平驱动器56、模拟开关部17、AND(与)电路ADA1~ADAn、ADB1~ADBn。水平驱动器56与模拟开关部17一起构成数据线驱动电路,具有移位寄存器电路561、单行锁存电路562、比较器部563和灰度计数器564。另外,在图1中还示出了在通常动作时与液晶显示装置50连接的斜坡信号发生器2。图2是更详细地示出设置在液晶显示装置50上的水平驱动器56及模拟开关部17的图。比较器部563具有与m(m为2以上整数)列的像素12对应的m个比较器563_1~563_m。模拟开关部17具有与m列像素12对应的m组开关元件SW1+、SW1-~SWm+、SWm-。在图像显示部11的像素配置区域中,布线有沿水平方向(X轴方向)延伸的n行(n为2以上的整数)的行扫描线G1~Gn以及n行的读出用开关选择线TG1~TGn、沿垂直方向(Y轴方向)延伸的m列的数据线D1+、D1-~Dm+、Dm-的组。另外,在图像显示部11的像素配置区域中,布线有栅极控制本文档来自技高网...

【技术保护点】
1.一种液晶显示装置,包括:/n多个像素;/n多个数据线,与所述多个像素的各列对应地设置;/n移位寄存器部,依次取入所述多个像素列数的s位宽的影像信号,其中,s是2以上的整数;/n锁存部,将由所述移位寄存器部取入的所述多个影像信号同时输出;/n多个比较器,将从所述锁存部输出的所述多个影像信号分别转换为多个模拟电压;以及/n模拟开关部,对是否将所述多个模拟电压分别提供给所述多个数据线进行切换,/n其中,所述移位寄存器部具有第1~第s移位寄存器电路,所述第1~第s移位寄存器电路分别依次取入所述多个像素的列数的第1~第s位信号,所述第1~第s位信号构成s位宽的所述影像信号,/n所述锁存部具有第1~第s锁存电路,所述第1~第s锁存电路分别同时输出由所述第1~所述第s移位寄存器电路分别取入的所述多个像素的列数的第1~第s位信号,/n在所述第1~所述第s锁存电路中,所述第1锁存电路至少比所述第s锁存电路配置得更靠近所述多个比较器,所述第1锁存电路被构成为同时输出作为最低位的位信号的多个所述第1位信号,所述第s锁存电路被构成为同时输出作为最高位的位信号的多个所述第s位信号。/n

【技术特征摘要】
【国外来华专利技术】20190322 JP 2019-0548911.一种液晶显示装置,包括:
多个像素;
多个数据线,与所述多个像素的各列对应地设置;
移位寄存器部,依次取入所述多个像素列数的s位宽的影像信号,其中,s是2以上的整数;
锁存部,将由所述移位寄存器部取入的所述多个影像信号同时输出;
多个比较器,将从所述锁存部输出的所述多个影像信号分别转换为多个模拟电压;以及
模拟开关部,对是否将所述多个模拟电压分别提供给所述多个数据线进行切换,
其中,所述移位寄存器部具有第1~第s移位寄存器电路,所述第1~第s移位寄存器电路分别依次取入所述多个像素的列数的第1~第s位信号,所述第1~第s位信号构成s位宽的所述影像信号,
所述锁存部具有第1~第s锁存电路,所述第1~第s锁存电路分别同时输出由所述第1~所述第s移位寄存器电路分别取入的所述多个像素的列数的第1~第s位信号,
在所述第1~所述第s锁存电路中,所述第1锁存电路至少比所述第s锁存电路配置得更靠近所述多个比较器,所述第1锁存电路被构成为同时输出作为最低位的位信号的多个所述第1位信号,所述第s锁存电路被构成为同时输出作为最高位的位信号的多个所述第s位信号。


2.如权利要求1所述的液晶显示装置,其中,
所述第1锁存电路被配置为:使得从所述第1锁存电路布线到所述多个比较器中的每一个的多条信号线至少比从所述第s锁存电路布线到所述多个比较器中的每一个的多条信号线短。


3.如权利要求1所述的液晶显示装置,其中,
所述第1锁存电路比所述第2~所述第s锁存电路配置得更靠近所述多个比较器。


4.如权利要求3所述的液晶显示装置,其中,
所述第1锁存电路被配置为:使得从该第1锁存电路布线到所述多个比较器中的每一个的多条信号线比从所述第2~所述第s锁存电路中的每一个...

【专利技术属性】
技术研发人员:岩佐隆行
申请(专利权)人:JVC建伍株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1