视频图像实时处理器制造技术

技术编号:2951615 阅读:183 留言:0更新日期:2012-04-11 18:40
一种视频图像实时处理器,包括用于连接外部摄像装置并对输入的模拟视频信号进行解码的视频解码器(308),用于对解码后的初始图像数据进行处理以得到所需交通信息的中央处理器(301),与所述中央处理器连接用于存储其外部数据的数据存储器(303),以及与所述中央处理器连接用于输出所需交通信息的输出接口(310),其特征在于: 所述中央处理器采用高速的数字信号处理器,所述视频图像实时处理器中还包括用于存储所述图像解码器(308)输出的初始图像数据的数字图像缓冲存储器(307),并采用一个由复杂可编程逻辑器件组成的地址译码、控制逻辑及数字视频存储控制逻辑电路(302)作为接口与控制逻辑的执行器件,所述复杂可编程逻辑器件(302)连接所述图像解码器(308)、数字图像缓冲存储器(307)及数据存储器(303),将所述高速的DSP中央处理器(301)与相对低速的所述图像解码器(308)及数字图像缓冲存储器(307)在控制时序上分开。(*该技术在2012年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及利用DSP(Digital Signal Processing,即数字信号处理)和CPLD(复杂可编程逻辑器件)技术、图像处理技术、以及视频解码技术而设计的一种视频图像实时处理器,可以用于交通信息实时采集、智能小区实时监控及其它无人值守的安防领域。本技术解决其技术问题所采用的技术方案是构造一种视频图像实时处理器,包括用于连接外部摄像装置并对输入的模拟视频信号进行解码的视频解码器,用于对解码后的初始图像数据进行处理以得到所需交通信息的中央处理器,与所述中央处理器连接用于存储其外部数据的数据存储器,以及所述中央处理器连接用于输出所需交通信息的输出接口,其特征在于所述中央处理器采用高速的数字信号处理器,所述视频图像实时处理器中还包括用于存储所述图像解码器输出的初始图像数据的数字图像缓冲存储器,并采用一个由复杂可编程逻辑器件组成的地址译码、控制逻辑及数字视频存储控制逻辑电路作为接口与控制逻辑的执行器件,所述复杂可编程逻辑器件连接所述图像解码器、数字图像缓冲存储器及数据存储器,将所述高速的DSP中央处理器与相对低速的所述图像解码器及数字图像缓冲存储器在控制时序上分开,使系统在存本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:刘建伟曹泉王钧生李峰
申请(专利权)人:深圳市哈工大交通电子技术有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利