【技术实现步骤摘要】
一种管理JTAG接口芯片的方法、服务器及介质
本申请涉及服务器
,特别涉及一种通过BMC管理JTAG接口芯片的方法、服务器及介质。
技术介绍
现今服务器设计要满足多样化的需求,使得需要被支持的装置越来越多。而主板和多数的PCIe(PeripheralComponentInterconnectExpress,外设组件互连标准)装置上的带有JTAG(JointTestActionGroup,联合测试工作组)接口的芯片大都是可以通过JTAG来更新FW(firmware,固件)或者debug,例如CPU(centralprocessingunit,中央处理器),CPLD(ComplexProgramminglogicdevice,复杂可编程逻辑器件),FPGA(FieldProgrammableGateArray,现场可编程逻辑门阵列)等等。如图1所示,现有的服务器中的带有JTAG接口的芯片一般都是通过将芯片连接到主板上设置的连接器上,再将PC(PersonalComputer,个人计算机)端通过USB(Univers ...
【技术保护点】
1.一种通过BMC管理JTAG接口芯片的方法,其特征在于,应用于服务器,其中,所述服务器中包括BMC、多路复用器及JTAG接口芯片,所述BMC的第一通用型输入输出引脚与所述多路复用器的使能引脚连接,所述BMC的第二通用型输入输出引脚与所述多路复用器的选择引脚连接,所述BMC的第一JTAG接口与所述多路复用器上的输出引脚连接,所述多路复用器上的输入引脚与所述JTAG接口芯片上的第二JTAG接口对应连接,包括:/n在所述BMC获取到对所述JTAG接口芯片进行管理的芯片管理指令时,通过所述BMC的第一通用型输入输出引脚输出预设有效使能信号,并通过所述BMC的第二通用型输入输出引脚 ...
【技术特征摘要】
1.一种通过BMC管理JTAG接口芯片的方法,其特征在于,应用于服务器,其中,所述服务器中包括BMC、多路复用器及JTAG接口芯片,所述BMC的第一通用型输入输出引脚与所述多路复用器的使能引脚连接,所述BMC的第二通用型输入输出引脚与所述多路复用器的选择引脚连接,所述BMC的第一JTAG接口与所述多路复用器上的输出引脚连接,所述多路复用器上的输入引脚与所述JTAG接口芯片上的第二JTAG接口对应连接,包括:
在所述BMC获取到对所述JTAG接口芯片进行管理的芯片管理指令时,通过所述BMC的第一通用型输入输出引脚输出预设有效使能信号,并通过所述BMC的第二通用型输入输出引脚输出选择信号;
通过所述多路复用器上的使能引脚接收所述预设有效使能信号,通过所述多路复用器上的选择引脚接收所述选择信号,并按照所述选择信号对应的导通关系将所述BMC的第一JTAG接口导通到所述JTAG接口芯片中的目标JTAG接口芯片上的第二JTAG接口,其中,所述导通关系由所述多路复用器确定;
通过所述BMC的第一JTAG接口将所述芯片管理指令传输到所述目标JTAG接口芯片上的第二JTAG接口,以便所述目标JTAG接口芯片执行所述芯片管理指令。
2.根据权利要求1所述的通过BMC管理JTAG接口芯片的方法,其特征在于,所述多路复用器为PI3B3257LE,所述JTAG接口芯片为CPLD、PCIeSLOT。
3.根据权利要求1所述的通过BMC管理JTAG接口芯片的方法,其特征在于,所述通过所述BMC的第一通用型输入输出引脚输出预设有效使能信号,包括:
通过所述BMC的第一通用型输入输出引脚输出低电平使能信号。
4.根据权利要求1所述的通过BMC管理JTAG接口芯片的方法,其特征在于,在所述多路复用器的数量为2时,所述BMC的第一通用型输入输出引脚中的第一个引脚与所述第一多路复用器的使能引脚连接,所述BMC的第一通用型输入输出引脚中的第二个引脚与所述第二多路复用器的使能引脚连接,所述BMC的第二通用型输入输出引脚分别与所述多路复用器中的第一多路复用器的选择引脚和第二多路复用器的选择引脚连接。
5.根据权利要求1所述的通过BMC管理JTAG接口芯片的方法,其特征在于,所述按照所述选择信号对应的导通关系将所述BMC的第一JTAG接口导通到所述JTAG接口芯片中的目标JTAG接口芯片上的第二JTAG接口之后,还包括:
在需对所述目标JTAG接口芯片进行复位操作时,通过所述BMC上的第一复位接口将复位信号传输到所述目标JTAG接口芯片上的第二复位接口,以便所述目标JTAG接口芯片接收到所述复位信号之后,执行复位操作,其中,所述JTAG接口芯片为带有JTAG接口的芯片,所述第一复位接...
【专利技术属性】
技术研发人员:卢彦丞,
申请(专利权)人:山东英信计算机技术有限公司,
类型:发明
国别省市:山东;37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。