一种基于海思HI3520平台网络高清视频图形叠加器制造技术

技术编号:29462445 阅读:53 留言:0更新日期:2021-07-27 17:33
本实用新型专利技术公开了一种基于海思HI3520平台网络高清视频图形叠加器,包括海思HI3520平台芯片主控、电源管理模块,所述海思HI3520平台芯片主控通过总线分别与内存DDR芯片模块、网络通信模块相连接;所述电源管理模块分别与海思HI3520平台芯片主控、内存DDR芯片模块、网络通信模块供电连接;海思HI3520平台芯片主控包括ARM架构CPU模块、编解码OSD模块。本实用新型专利技术基于利用海思量产的NVR芯片HI3520可以到达叠加器成本低,效果好;同时支持快速几何图形变化叠加,最快10毫秒的图形更新频率;该方案图形叠加器可同时支持高达256个几个图形高速叠加,每台设备支持两路网络高清摄像头的图形叠加,更加降低成本。

【技术实现步骤摘要】
一种基于海思HI3520平台网络高清视频图形叠加器
本技术涉及图形叠加器
,尤其涉及一种基于海思HI3520平台网络高清视频图形叠加器。
技术介绍
现有的网络高清视频摄像头或者是叠加器设备,基本都是基于字符或图片等多媒体数据的叠加器,无法提供时刻动态变化的几何图形叠加器。主要为基于多媒体数据的叠加器,无法满足高速动态变化几何图形的叠加需求;同时目前的叠加器采用的硬件平台成本较高,无法满足新的市场对成本控制需求。现针对以上问题设计出一种基于海思HI3520平台网络高清视频图形叠加器。
技术实现思路
本技术的目的在于提供一种基于海思HI3520平台网络高清视频图形叠加器,具备可同时支持高达256个几个图形高速叠加,每台设备支持两路网络高清摄像头的图形叠加,更加降低成本的优点,解决了主要为基于多媒体数据的叠加器,无法满足高速动态变化几何图形的叠加需求;同时目前的叠加器采用的硬件平台成本较高,无法满足新的市场对成本控制需求的问题。为达到上述目的,本技术采用如下技术方案:一种基于海思HI3520平台网络高清视频图形叠加器,包括海思HI3520平台芯片主控、电源管理模块,所述海思HI3520平台芯片主控通过总线分别与内存DDR芯片模块、网络通信模块相连接;所述电源管理模块分别与海思HI3520平台芯片主控、内存DDR芯片模块、网络通信模块供电连接;海思HI3520平台芯片主控包括ARM架构CPU模块、编解码OSD模块;所述ARM架构CPU模块通过总线与编解码OSD模块;并与网络模块以及内存模块进行通信和协调;网络通信模块:用于主要功能作用是将网络高清摄像头通过TCP/IP协议将网络高清的码流数据获取到叠加器的DDR芯片模块中;编解码OSD模块:用于解码从网络模块获取到的码流数据;图形、图像、文字以及字母的叠加工作,并生成叠加的图像编码;以及将图像编码压缩为标准的H264数据;内存DDR芯片模块:用于临时保存从网络高清摄像头获取的码流数据以及解码后形成的非压缩的音视频数据。进一步的,所述电源管理模块用于向ARM架构CPU模块、编解码OSD模块、内存DDR芯片模块、网络通信模块的供电。进一步的,所述网络通信模块通过网络与网络高清摄像头通讯连接。进一步的,所述网络高清摄像头用于获取图形、图像、文字以及字母的码流数据。本技术与现有技术相比具有的有益效果是:1.基于利用海思量产的NVR芯片HI3520可以到达叠加器成本低,效果好;同时支持快速几何图形变化叠加,最快10毫秒的图形更新频率;该方案图形叠加器可同时支持高达256个几个图形高速叠加,每台设备支持两路网络高清摄像头的图形叠加,更加降低成本。附图说明附图用来提供对本技术的进一步理解,并且构成说明书的一部分,与本技术的实施例一起用于解释本技术,并不构成对本技术的限制。在附图中:图1为本技术提出的一种基于海思HI3520平台网络高清视频图形叠加器的示意图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。参照图1,一种基于海思HI3520平台网络高清视频图形叠加器,包括海思HI3520平台芯片主控、电源管理模块,所述海思HI3520平台芯片主控通过总线分别与内存DDR芯片模块、网络通信模块相连接;所述电源管理模块分别与海思HI3520平台芯片主控、内存DDR芯片模块、网络通信模块供电连接;海思HI3520平台芯片主控包括ARM架构CPU模块、编解码OSD模块;所述ARM架构CPU模块通过总线与编解码OSD模块、网络模块以及内存模块进行高效通信和协调;网络通信模块:用于主要功能作用是将网络高清摄像头通过TCP/IP协议将网络高清的码流数据获取到叠加器的DDR芯片模块中;编解码OSD模块:用于解码从网络模块获取到的码流数据;图形、图像、文字以及字母的叠加工作,并生成叠加的图像编码;以及将图像编码压缩为标准的H264数据;内存DDR芯片模块:用于临时保存从网络高清摄像头获取的码流数据以及解码后形成的非压缩的音视频数据。所述电源管理模块用于向ARM架构CPU模块、编解码OSD模块、内存DDR芯片模块、网络通信模块的供电。所述网络通信模块通过网络与网络高清摄像头通讯连接。所述网络高清摄像头用于获取图形、图像、文字以及字母的码流数据。其基本运行方式:内存模块采用是DDR2动态内存技术,负责临时保存从网络高清摄像头获取的码流数据以及解码后形成的非压缩的音视频数据,同时编解码的OSD模块负责在内存中对保存的非压缩的音视频数据进行掩码图像处理,叠加图层最终形成图像叠加的功能需求。网络模块的主要功能作用是将网络高清摄像头通过TCP/IP协议将网络高清的码流数据获取到叠加器的内存中,使得编解码的OSD模块可以解码高清码流数据并对解码后的图像数据进行图像叠加处理。ARM架构的CPU模块负责协调编码OSD模块、网络模块以及内存模块,统筹管理与指挥,CPU模块通过总线与各个模块进行高效通信和协调,同时应用程序APP执行的业务层次的操作也是由CPU模块完成;网络模块和编码码OSD的部分功能运行也是要依靠于CPU模块,因此ARM架构的CPU模块相当于叠加器的中央协调处理器的作用;负责所有模块的协调稳定运行;编解码的OSD模块负责了叠加器的实际图像叠加功能,是叠加器核心功能模块,负责解码从网络模块获取到的码流数据,同时通过OSD硬件加速模块进行图形、图像、文字以及字母的叠加工作,通过编码功能组件将叠加的图像编码压缩为标准的H264数据通过网络模块传输出,最终实现高清视频图像的图形文字叠加功能。本技术未详述之处,均为本领域技术人员的公知技术。尽管已经示出和描述了本技术的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本技术的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本技术的范围由所附权利要求及其等同物限定。本文档来自技高网...

【技术保护点】
1.一种基于海思HI3520平台网络高清视频图形叠加器,其特征在于包括海思HI3520平台芯片主控、电源管理模块,所述海思HI3520平台芯片主控通过总线分别与内存DDR芯片模块、网络通信模块相连接;/n所述电源管理模块分别与海思HI3520平台芯片主控、内存DDR芯片模块、网络通信模块供电连接;/n海思HI3520平台芯片主控包括ARM架构CPU模块、编解码OSD模块;/n所述ARM架构CPU模块通过总线与编解码OSD模块;并与网络模块以及内存模块进行通信和协调;/n网络通信模块:用于主要功能作用是将网络高清摄像头通过TCP/IP协议将网络高清的码流数据获取到叠加器的DDR芯片模块中;/n编解码OSD模块:用于解码从网络模块获取到的码流数据;图形、图像、文字以及字母的叠加工作,并生成叠加的图像编码;以及将图像编码压缩为标准的H264数据;/n内存DDR芯片模块:用于临时保存从网络高清摄像头获取的码流数据以及解码后形成的非压缩的音视频数据。/n

【技术特征摘要】
1.一种基于海思HI3520平台网络高清视频图形叠加器,其特征在于包括海思HI3520平台芯片主控、电源管理模块,所述海思HI3520平台芯片主控通过总线分别与内存DDR芯片模块、网络通信模块相连接;
所述电源管理模块分别与海思HI3520平台芯片主控、内存DDR芯片模块、网络通信模块供电连接;
海思HI3520平台芯片主控包括ARM架构CPU模块、编解码OSD模块;
所述ARM架构CPU模块通过总线与编解码OSD模块;并与网络模块以及内存模块进行通信和协调;
网络通信模块:用于主要功能作用是将网络高清摄像头通过TCP/IP协议将网络高清的码流数据获取到叠加器的DDR芯片模块中;
编解码OSD模块:用于解码从网络模块获取到的码流数据;图形、图像、文字以及字母的叠加工作...

【专利技术属性】
技术研发人员:王亮
申请(专利权)人:南京泽链科技有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1