当前位置: 首页 > 专利查询>英特尔公司专利>正文

提高存储性能制造技术

技术编号:2921052 阅读:178 留言:0更新日期:2012-04-11 18:40
本发明专利技术公开了一种存储操作的体系结构,其改善了存储操作延迟,并提高了专有读取(RFO)的吞吐率。本发明专利技术的实施例涉及通过实现RFO操作的乱序发射和更有效地使用存储缓冲器延迟周期来改善微处理器的存储性能的方法和装置。

【技术实现步骤摘要】

本专利技术的实施例涉及微处理器体系结构。更具体地说,本专利技术的实施例涉及通过实现专有读取(read-for-ownership)的乱序发射和更有效地使用存储缓冲器延迟周期来提高微处理器中的存储性能的方法和装置。
技术介绍
微处理器一般通过被称为“前端总线”(FSB)的共享计算机系统总线来与计算机系统进行通信。但是,由于微处理器性能被提高而且计算机系统使用沿着同一FSB互连的多个处理器,所以FSB已经成为性能瓶颈。解决这个问题的一个方法是在多处理器系统中的各个处理器之间使用点到点(PtP)链路。PtP链路一般被实现为多处理器网络中各个处理器的专用总线踪迹(trace)。虽然典型PtP链路比FSB提供更大的吞吐率,但是PtP链路的延迟可能比FSB的延迟更大。PtP的延迟尤其可能会影响微处理器执行存储操作的性能,特别是在其存储操作之间要求强有序的微处理器体系结构中更是这样。例如,因为要求强有序,所以在后来的存储操作可以被处理器发射之前,先前发射的存储操作对于系统中的其它总线代理来说一般必须是可访问的,或至少是可检测到的。操作(例如存储、载入或其它操作)对于计算机系统中的其它总线代理的本文档来自技高网...

【技术保护点】
一种处理器,包括:用于存储数据的第一存储单元;和耦合到所述第一存储单元的第二存储单元,用于仅在所述数据变为可被总线代理检测到后存储所述数据。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:弗拉基米尔彭特科维克西岑玲维韦克加尔格迪普布什戴维赵
申请(专利权)人:英特尔公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利