串行周边接口装置制造方法及图纸

技术编号:2919415 阅读:200 留言:0更新日期:2012-04-11 18:40
本发明专利技术为串行周边接口装置(serial  peripheral  interface  device;SPI  device),该串行周边接口装置包括一串行时钟脚位、一芯片选择脚位、一数据输入脚位、以及一数据输出脚位,该串行时钟脚位从一主装置(master  device)传送一串行时钟至一从装置(slave  device),该芯片选择脚位决定该主装置是否已选择该从装置,该数据输入脚位将指令、地址、要写入的数据、虚拟输入(dummy  input)或者前述的组合从主装置传送至从装置,该数据输出脚位将数据自该从装置传送至主装置,该串行周边接口装置可作为主装置或从装置,当数据输出脚位将数据自该从装置传送至主装置时,数据输出脚位、串行时钟脚位与芯片选择脚位之外的脚位可作为另一数据输出脚位。

【技术实现步骤摘要】

本专利技术是有关于一种串行周边接口装置(serial peripheral interface device;SPIdevice),特别是有关于一种具有较高存取频宽的串行周边接口装置。
技术介绍
现有的许多数字系统使用不具速度要求的周边,串行总线可以减少脚位数,并以较低成本减少集成电路的封装尺寸。因此,由于串行周边接口装置(serialperipheral interface device;SPI device)在印刷电路板中有较低的布局复杂度且芯片大小受限于焊垫数目,其逐渐被广泛应用于不同的数字系统中。然而,串行周边接口装置的数据总线频宽只有1个位,限制了数字系统的存取频宽。图1为一传统的串行周边接口装置系统的示意图,该串行周边接口装置系统包括一主装置101与一从装置101’,其各包括一串行时钟脚位103/103’、一芯片选择脚位105/105’、一数据输入脚位107/107’、一数据输出脚位109/109’、一暂停脚位111/111’以及一写入保护脚位113/113’,主装置101与从装置101’之间的信号传输为单向的。图2A、图2B显示图1所示的传统串行周边接口装置系统的各信号波形,当主装置101自该从装置101’读取数据时,该芯片选择脚位105/105’为低准位状态,在快速读取指令下,序列指令(8位)、地址(24位)与虚拟字节(dummy byte)(8位)通过该数据输入脚位107/107’而从主装置101串行地传送至从装置101’,在从装置101’自主装置101接收到该序列指令、地址与虚拟字节后,一对应于该序列指令的响应会序列地通过该数据输出脚位109/109’回馈至主装置101,当该数据输出脚位109/109’自从装置101’传送数据到主装置101时,该数据输入脚位107/107’不会传送任何有意义的数据。在传统的串行周边接口装置系统中,所有的信号都是单向性地传送与接收,在图2A与图2B中,第1个字节是在第47个周期完成回馈,并需要8个时钟周期才能接收一个字节的数据,传统的串行周边接口装置系统的性能因此受到影响。
技术实现思路
本专利技术的目的在于提供一串行周边接口装置,其目的为不需增加多余的脚位便可提高数据的传输速度,进而提升本专利技术的串行周边接口装置系统的性能,为了实现上述专利技术目的,本专利技术提供了一串行周边接口装置(serial peripheralinterface device;SPI device)包括一串行时钟脚位、一芯片选择脚位、一数据输入脚位、以及一数据输出脚位,该串行时钟脚位从一主装置(master device)传送一串行时钟至一从装置(slave device),该芯片选择脚位决定该主装置是否已选择该从装置,该数据输入脚位将指令、地址、要写入的数据、虚拟输入(dummy input)或者前述的组合从主装置传送至从装置,该数据输出脚位将数据自该从装置传送至主装置,该串行周边接口装置可作为主装置或从装置,当数据输出脚位将数据自该从装置传送至主装置时,数据输出脚位、串行时钟脚位与芯片选择脚位之外的脚位可作为另一数据输出脚位。本专利技术的目的在于提供一串行周边接口装置,其目的为不需增加多余的脚位便可提高数据的传输速度,进而提升本专利技术的串行周边接口装置系统的性能,为了实现上述专利技术目的,本专利技术另提供了一串行周边接口装置(serial peripheralinterface device;SPI device)包括一串行时钟脚位、一芯片选择脚位、一数据输入脚位、以及一数据输出脚位,该串行时钟脚位从一主装置(master device)传送一串行时钟至一从装置(slave device),该芯片选择脚位决定该主装置是否已选择该从装置,该数据输入脚位将指令、地址、要写入的数据、虚拟输入(dummy input)或者前述的组合从主装置传送至从装置,该数据输出脚位将数据自该从装置传送至主装置,该串行周边接口装置可作为主装置或从装置,数据输入脚位、串行时钟脚位与芯片选择脚位之外的脚位可作为用来输入地址、数据、虚拟输入或前述的组合的另一数据输入脚位。本专利技术的目的在于提供一串行周边接口装置,其目的为不需增加多余的脚位便可提高数据的传输速度,进而提升本专利技术的串行周边接口装置系统的性能,为了实现上述专利技术目的,本专利技术又提供了一串行周边接口装置(serial peripheralinterface device;SPI device)包括一串行时钟脚位、一芯片选择脚位以及一数据输入/输出脚位,该串行时钟脚位从一主装置(master device)传送一串行时钟至一从装置(slave device),该芯片选择脚位决定该主装置是否已选择该从装置,该数据输入/输出脚位将指令、地址、要写入的数据、虚拟输入(dummy input)或者前述的组合从主装置传送至从装置,并将数据自该从装置传送至主装置,该串行周边接口装置可作为主装置或从装置。相较于传统的串行周边接口装置,本专利技术的串行周边接口装置在进行数据输入/输出时,将数据输入/输出脚位、串行时钟脚位与芯片选择脚位之外的脚位作为另一数据输入/输出脚位,不需增加多余的脚位便可提高数据的传输速度,进而提升本专利技术的串行周边接口装置系统的性能。附图说明图1为包括一主装置与一从装置的传统的串行周边接口装置系统的示意图。图2A与图2B显示图1所示的传统串行周边接口装置系统的各信号波形。图3为依据本专利技术一实施例的包括一主装置与一从装置的串行周边接口装置系统的示意图。图4A与图4B显示图3所示的串行周边接口装置系统的各信号波形。图5为依据本专利技术另一实施例的包括一主装置与一从装置的串行周边接口装置系统的示意图。附图标号101、301、501~主装置;101’、301’、501’~从装置;103/103’、303/303’、503/503’~串行时钟脚位; 105/105’、305/305’、505/505’~芯片选择脚位;107/107’、307/307’~数据输入脚位;109/109’、309/309’~数据输出脚位;111/111’、311/311’、509/509’~暂停脚位;113/113’、313/313’、511/511’~写入保护脚位;507/507’~数据输入/输出脚位。具体实施例方式图3为依据本专利技术一实施例的包括一主装置301与一从装置301’的串行周边接口装置系统的示意图。主装置301将指令传送至从装置301’。该串行周边接口装置系统中的主装置301与从装置301’各包括一串行时钟脚位303/303’、一芯片选择脚位305/305’、一数据输入脚位307/307’、一数据输出脚位309/309’、一暂停脚位311/311’以及一写入保护脚位313/313’,除了暂停脚位311/311’上的信号之外,该主装置301与从装置301’之间的所有信号都是单向的。该串行时钟脚位303/303’从一主装置301传送一串行时钟至一从装置301’,该芯片选择脚位305/305’传送一芯片选择信号CS以决定该主装置301是否已选择该从装置301’,该数据输入脚位307/307’将输入信息从主装置301传送至从装置301’,该输入信息包括指令、地址、要写入的数据、虚拟输入(dumm本文档来自技高网
...

【技术保护点】
一种串行周边接口装置,该串行周边接口装置包括:一串行时钟脚位,一串行时钟经由该串行时钟脚位从一主装置传送至一从装置;一芯片选择脚位,传输一芯片选择信号,并依此决定是否所述的主装置有选择所述的从装置;一数据输入脚位,输 入信息经由该数据输入脚位从所述的主装置传送至所述的从装置;以及一数据输出脚位,输出信息经由该数据输出脚位从所述的从装置传送至所述的主装置;其中,所述的串行周边接口装置可作为所述的主装置或所述的从装置,当所述的数据输出脚位将所 述的输出信息从该从装置传送至该主装置时,该数据输出脚位、所述的串行时钟脚位与所述的芯片选择脚位之外的脚位可作为另一数据输出脚位。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:温志强曾宝庆
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1