能够调节数据和数据选通信号的定时的半导体设备制造技术

技术编号:29064026 阅读:31 留言:0更新日期:2021-06-30 09:08
能够调节数据和数据选通信号的定时的半导体设备。一种半导体设备包括第一接收器、第二接收器、第一延迟线和第二延迟线。第一接收器使用第一电源电压来接收输入信号。第一延迟线基于第一延迟控制信号和第一互补延迟控制信号来延迟第一接收器的输出以生成接收的信号。第二接收器使用第二电源电压来接收时钟信号。第二延迟线基于第二延迟控制信号和第二互补延迟控制信号来延迟第二接收器的输出以生成接收的时钟信号。基于第一电源电压和第二电源电压来互补地改变第一延迟线和第二延迟线的延迟量。的延迟量。的延迟量。

【技术实现步骤摘要】
能够调节数据和数据选通信号的定时的半导体设备


[0001]各种实施方式总体上涉及集成电路技术,更具体地,涉及一种可与时钟信号同步操作的半导体设备和半导体系统。

技术介绍

[0002]电子装置可包括许多电子组件。例如,计算机系统可包括由半导体组成的大量半导体设备。构成计算机系统的半导体设备可在发送和接收时钟和数据时彼此通信。半导体设备可与时钟信号同步操作。半导体设备可发送和/或接收数据和数据选通信号,以便与其它半导体设备执行数据通信。数据选通信号可以是与发送数据的定时同步切换的时钟信号。因此,重要的是使数据和数据选通信号的定时匹配,使得半导体设备准确地发送和/或接收数据。然而,由于半导体设备的各种内部因素,在数据和数据选通信号的定时之间可能出现偏差。

技术实现思路

[0003]在实施方式中,一种半导体设备可包括第一接收器、第一延迟线、第二接收器、第二延迟线、第一电压检测电路和第二电压检测电路。第一接收器可被配置为使用第一电源电压来接收输入信号。第一延迟线可被配置为基于第一延迟控制信号和第一互补延迟控制信号来延迟第一接收器的输出,以生成接收的信号。第二接收器可被配置为使用第二电源电压来接收时钟信号。第二延迟线可被配置为基于第二延迟控制信号和第二互补延迟控制信号来延迟第二接收器的输出,以生成接收的时钟信号。第一电压检测电路可被配置为接收第一电源电压作为正输入信号,接收第二电源电压作为负输入信号,并且比较第一电源电压和第二电源电压的电平以生成第一延迟控制信号和第一互补延迟控制信号。第二电压检测电路可被配置为接收第二电源电压作为正输入信号,接收第一电源电压作为负输入信号,并且比较第一电源电压和第二电源电压的电平以生成第二延迟控制信号和第二互补延迟控制信号。
[0004]在实施方式中,一种半导体设备可包括数据接收器、第一延迟线、选通接收器和第二延迟线。数据接收器可被配置为从第一电源线接收第一电源电压并且接收数据信号。第一延迟线可被配置为可变地延迟接收的数据信号以生成延迟的数据信号。选通接收器可被配置为从第二电源线接收第二电源电压并且接收数据选通信号。第二延迟线可被配置为可变地延迟接收的数据选通信号以生成延迟的数据选通信号。基于第一电源电压和第二电源电压来与第二延迟线的延迟量互补地改变第一延迟线的延迟量。
附图说明
[0005]图1是示出根据实施方式的半导体设备的配置的图。
[0006]图2是示出图1所示的第一电压检测电路的配置的图。
[0007]图3是示出图1所示的第二电压检测电路的配置的图。
[0008]图4是示出根据实施方式的半导体设备的配置的图。
[0009]图5是示出根据实施方式的半导体系统的配置的图。
具体实施方式
[0010]图1是示出根据实施方式的半导体设备100的配置的图。参照图1,半导体设备100可接收输入信号IN和时钟信号CLK,并且基于输入信号IN和时钟信号CLK生成输出信号OUT。半导体设备100可延迟输入信号IN和时钟信号CLK,并且通过使延迟的输入信号与延迟的时钟信号同步来生成输出信号OUT。半导体设备100可使用不同的电源电压通过不同的路径接收输入信号IN和时钟信号CLK。输入信号IN可与时钟信号CLK同步接收。例如,输入信号IN的电平可在时钟信号CLK的边缘处改变。半导体设备100可使用第一电源电压V1接收输入信号IN,并且通过第一延迟路径来延迟输入信号IN。半导体设备100可使用第二电源电压V2接收时钟信号CLK,并且通过第二延迟路径来延迟时钟信号CLK。半导体设备100可通过与通过第二延迟路径延迟的时钟信号CLK同步对通过第一延迟路径延迟的输入信号IN进行采样来生成输出信号OUT。
[0011]半导体设备100可包括第一接收器111、第二接收器112、第一延迟线121和第二延迟线122。第一接收器111可接收输入信号IN。第一接收器111还可接收基准电压VREF。第一接收器111可通过对输入信号IN和基准电压VREF进行差分放大来生成放大的输入信号AIN。基准电压VREF可具有与输入信号IN摆动的范围的中间对应的电压电平。第一接收器111可使用第一电源电压V1接收输入信号IN。第一接收器111可接收第一电源电压V1和接地电压,并且将输入信号IN和基准电压VREF放大。第一接收器111可联接到第一电源线101,并且通过第一电源线101接收第一电源电压V1。第一电源线101可以是用于供应第一电源电压V1的电源网。
[0012]第二接收器112可接收时钟信号CLK。第二接收器112还可接收互补时钟信号CLKB。互补时钟信号CLKB可具有与时钟信号CLK相反的电压电平。第二接收器112可接收作为差分信号发送的时钟信号CLK和互补时钟信号CLKB。第二接收器112可通过对时钟信号CLK和互补时钟信号CLKB进行差分放大来生成放大的时钟信号ACLK。第二接收器112可使用第二电源电压V2接收时钟信号CLK。第二接收器112可接收第二电源电压V2和接地电压,并且将时钟信号CLK和互补时钟信号CLKB放大。第二接收器112可联接到第二电源线102,并且通过第二电源线102接收第二电源电压V2。第二电源线102可以是用于供应第二电源电压V2的电源网。第二电源线102可以是与第一电源线101分离的电源网。
[0013]第一延迟线121可联接到第一接收器111,并且接收第一接收器111的输出。第一延迟线121可以是用于延迟输入信号IN的第一延迟路径。第一延迟线121可通过延迟第一接收器111的输出来生成接收的输入信号RIN。第一延迟线121可通过可变地延迟放大的输入信号AIN来生成接收的输入信号RIN。第一延迟线121可联接到第一电源线101,并且通过从第一电源线101接收的第一电源电压V1来操作。第二延迟线122可联接到第二接收器112,并且接收第二接收器112的输出。第二延迟线122可以是用于延迟时钟信号CLK的第二延迟路径。第二延迟线122可通过延迟第二接收器112的输出来生成接收的时钟信号RCLK。第二延迟线122可通过可变地延迟放大的时钟信号ACLK来生成接收的时钟信号RCLK。第二延迟线122可联接到第一电源线101,并且通过从第一电源线101接收的第一电源电压V1来操作。
[0014]第一电源电压V1和第二电源电压V2可以是从外部电源电压生成的内部电压。第一电源电压V1和第二电源电压V2可被生成为具有基本上相同的电压电平。由于第一电源电压V1和第二电源电压V2通过不同的电源线供应,所以根据半导体设备100的操作环境,第一电源电压V1和第二电源电压V2可能难以保持相同的电压电平。当第一电源电压V1和第二电源电压V2没有保持相同的电平时,在接收的输入信号RIN与接收的时钟信号RCLK之间可能出现定时偏差。因此,尽管输入信号IN和时钟信号CLK以同步的定时输入到第一接收器111和第二接收器112,但是放大的输入信号AIN和放大的时钟信号ACLK可在不同的时间点生成。因此,在接收的输入信号RIN与接收的时钟信号RCLK之间本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种半导体设备,该半导体设备包括:第一接收器,该第一接收器被配置为使用第一电源电压来接收输入信号;第一延迟线,该第一延迟线被配置为基于第一延迟控制信号和第一互补延迟控制信号来延迟所述第一接收器的输出,以生成接收的信号;第二接收器,该第二接收器被配置为使用第二电源电压来接收时钟信号;第二延迟线,该第二延迟线被配置为基于第二延迟控制信号和第二互补延迟控制信号来延迟所述第二接收器的输出,以生成接收的时钟信号;第一电压检测电路,该第一电压检测电路被配置为接收所述第一电源电压作为正输入信号,接收所述第二电源电压作为负输入信号,并且比较所述第一电源电压和所述第二电源电压的电平以生成所述第一延迟控制信号和所述第一互补延迟控制信号;以及第二电压检测电路,该第二电压检测电路被配置为接收所述第二电源电压作为正输入信号,接收所述第一电源电压作为负输入信号,并且比较所述第一电源电压和所述第二电源电压的电平以生成所述第二延迟控制信号和所述第二互补延迟控制信号。2.根据权利要求1所述的半导体设备,其中,所述第一接收器被配置为对所述输入信号和基准电压进行差分放大以生成放大的信号,其中,所述基准电压具有与所述输入信号摆动的范围的中间对应的电压电平。3.根据权利要求2所述的半导体设备,其中,所述第一延迟线被配置为可变地延迟所述放大的信号以生成所述接收的信号,其中,基于所述第一延迟控制信号和所述第一互补延迟控制信号来改变所述第一延迟线的延迟量。4.根据权利要求1所述的半导体设备,其中,所述第二接收器被配置为对所述时钟信号和互补时钟信号进行差分放大以生成放大的时钟信号。5.根据权利要求4所述的半导体设备,其中,所述第二延迟线被配置为可变地延迟所述放大的时钟信号以生成所述接收的时钟信号,其中,基于所述第二延迟控制信号和所述第二互补延迟控制信号来改变所述第二延迟线的延迟量。6.根据权利要求1所述的半导体设备,其中,所述第一电压检测电路包括:第一分压器,该第一分压器被配置为对所述第一电源电压进行分压以生成第一分压电压;第二分压器,该第二分压器被配置为对所述第二电源电压进行分压以生成第二分压电压;第一比较器,该第一比较器被配置为通过正输入端子接收所述第一分压电压,通过负输入端子接收所述第二分压电压,并且比较所述第一分压电压和所述第二分压电压的电压电平以生成所述第一延迟控制信号;以及第二比较器,该第二比较器被配置为通过正输入端子接收所述第二分压电压,通过负输入端子接收所述第一分压电压,并且比较所述第一分压电压和所述第二分压电压的电压电平以生成所述第一互补延迟控制信号。7.根据权利要求1所述的半导体设备,其中,所述第二电压检测电路包括:第一分压器,该第一分压器被配置为对所述第一电源电压进行分压以生成第一分压电压;第二分压器,该第二分压器被配置为对所述第二电源电压进行分压以生成第二分压电
压;第三比较器,该第三比较器被配置为通过正输入端子接收所述第二分压电压,通过负输入端子接收所述第一分压电压,并且比较所述第一分压电压和所述第二分压电压的电压电平以生成所述第二延迟控制信号;以及第四比较器,该第四比较器被配置为通过正输入端子接收所述第一分压电压,通过负输入端子接收所述第二分压电压,并且比较所述第一分压电压和所述第二分压电压的电压电平以生成所述第二互补延迟控制信号。8.根据权利要求1所述的半导体设备,该半导体设备还包括锁存电路,该锁存电路被配置为使所述接收的信号与所述接收的时钟信号同步以生成输出信号。9.根据权利要求1所述的半导体设备,该半导体设备还包括内部电压生成电路,该内部电压生成电路被配置为接收外部电源电压并且生成所述第一电源电压和所述第二电源电压。10.根据权利要求9所述的半导体设备,其中,所述内部电压生成电路被配置为将所述第一电源电压和所述第二电源电压...

【专利技术属性】
技术研发人员:安顺成孙琯琇
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1