显示装置、显示驱动电路及显示驱动方法制造方法及图纸

技术编号:28983118 阅读:22 留言:0更新日期:2021-06-23 09:31
本发明专利技术公开一种显示装置及其显示驱动电路与显示驱动方法。显示驱动电路包含控制电路及栅极驱动电路。栅极驱动电路耦接控制电路。控制电路接收多个依时间排列的影像帧信号。每个影像帧信号包含输入致能信号。控制电路对应每个影像帧信号输出第一信号至栅极驱动电路。控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段。第一信号在第二时段时维持原本电位。第一信号在第三时段时与输入致能信号同步。

【技术实现步骤摘要】
显示装置、显示驱动电路及显示驱动方法
本专利技术与显示装置有关,尤其是关于一种可应用于面板内栅极驱动器(GatedriverInPanel,GIP)架构的显示装置、显示驱动电路及显示驱动方法。
技术介绍
传统上,在面板内栅极驱动器(GIP)架构下,为了让栅极驱动器(Gatedriver)能在正确的时间产生栅极脉冲(Gatepulse)信号,通常会传送每个影像帧的起始信号STV及时脉信号CKV等脉冲信号至栅极驱动器,由以使栅极驱动器能得知开启及切换栅极线(Gateline)的时间。在需要于正确数据(Validdata)之前预先开始输出正确的STV与CKV脉冲信号的情况(例如假脉冲Dummypulse或交错式栅极驱动器Interlacedgatedriver)下,于数据致能(Dataenable,DE)模式中,垂直空白区间(Verticalblanking)VBK位于每两个影像帧之间。虽然每次的垂直空白区间VBK的条数可被侦测到,但若直接使用此数值,则很可能会因为水平空白区间(Horizontalblanking)HBK或垂直空白区间VBK的变动而输出错误的起始信号STV及时脉信号CKV,因而导致显示画面的异常,故亟待进一步加以解决。
技术实现思路
有鉴于此,本专利技术提出一种显示装置、显示驱动电路及显示驱动方法,以有效解决现有技术所遭遇到的上述问题。根据本专利技术的一具体实施例为一种显示驱动电路。于此实施例中,显示驱动电路包含栅极驱动电路及控制电路。控制电路耦接栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出第一信号至栅极驱动电路,其中每个影像帧信号包含输入致能信号。控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段。于第二时段内,第一信号维持原本电位。于第三时段内,第一信号与输入致能信号同步。于一实施例中,控制电路包含栅极控制电路,用以输出第一信号。栅极控制电路包含垂直空白区间学习单元、参数设定单元及栅极信号产生单元。垂直空白区间学习单元与参数设定单元分别耦接栅极信号产生单元。垂直空白区间学习单元根据该多个影像帧信号之间的时间差提供间隔信号至栅极信号产生单元。参数设定单元提供参数信号至栅极信号产生单元。栅极信号产生单元根据间隔信号决定第一时段的开始时间,并根据参数信号决定第二时段的时间长度。于一实施例中,栅极信号产生单元包含作动区控制单元,用以输出作动区控制信号,且作动区控制信号的信号边缘决定第一时段、第二时段及第三时段的切换时间。于一实施例中,第一信号对应每个影像帧信号包含第一起始信号及至少一第一时脉信号。栅极驱动电路根据第一起始信号决定开始发出多个扫描信号的起始时间。栅极驱动电路根据该至少一第一时脉信号决定每个扫描信号的时间长度及发出时间。于一实施例中,第一起始信号于第一时段发出。于一实施例中,第一起始信号于第一时段发出并于第三时段结束。根据本专利技术的另一具体实施例为一种显示装置。于此实施例中,显示装置包含显示面板、栅极驱动电路及控制电路。栅极驱动电路设置于显示面板。控制电路耦接栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出第一信号至栅极驱动电路,其中每个影像帧信号包含输入致能信号。其中,控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段;于第二时段内,第一信号维持原本电位;于第三时段内,第一信号与输入致能信号同步。根据本专利技术的又一具体实施例为一种显示驱动方法。于此实施例中,显示驱动方法包含下列步骤:以控制电路接收依时间排列的多个影像帧信号,其中每个影像帧信号包含输入致能信号;以控制电路对应于每个影像帧信号而输出第一信号至栅极驱动电路;以及当控制电路输出第一信号的期间依序包含第一时段、第二时段及第三时段时,第一信号于第二时段内维持原本电位且第一信号于第三时段内与输入致能信号同步。相较于现有技术,根据本专利技术的显示驱动电路及显示驱动方法是应用于显示面板的源极驱动IC或时序控制器IC,可适用于面板内栅极驱动器GIP(GatedriverInPanel)架构,其特点在于:提前开始输出起始信号STV及/或时脉信号CKV后,先暂时停止改变输出起始信号STV及/或时脉信号CKV一段时间,直至正确数据(Validdata)开始(亦即输入致能信号DE启动)后,再继续输出起始信号STV及/或时脉信号CKV。由此,暂时停止改变输出起始信号STV及/或时脉信号CKV的此段时间即可用以克服变动的水平空白区间HBK或垂直空白区间VBK所造成的影响,故能有效避免受到水平空白区间HBK或垂直空白区间VBK的变动而输出错误的起始信号STV及/或时脉信号CKV,使得显示装置所显示的画面不会出现异常。关于本专利技术的优点与精神可以通过以下的专利技术详述及附图得到进一步的了解。附图说明图1为根据本专利技术的一实施例中的显示驱动电路的功能方块图。图2为控制电路输出第一信号的期间依序包含第一时段至第三时段的时序图。图3为控制电路中的栅极控制电路的功能方块图。图4为起始信号于第一时段内启动且结束的时序图。图5为起始信号于第一时段内启动且于第三时段内结束的时序图。图6为根据本专利技术的另一实施例中的显示驱动方法的流程图。主要元件符号说明:1...显示驱动电路10...控制电路12...栅极驱动电路FR...影像帧信号DE...输入致能信号DAT...输入数据S1...第一信号STV...影像帧的起始信号CKV、CKV1~CKV4...时脉信号T1...第一时段T2...第二时段T3...第三时段VBK...垂直空白区间DE...输入致能信号100...栅极控制电路VLU...垂直空白区间学习单元CFU...参数设定单元GSU...栅极信号产生单元SG...间隔信号SP...参数信号AAU...作动区控制单元SAA...作动区控制信号GOUT1~GOUTN...扫描信号GOUT1~GOUT9...扫描信号T2’...第二时段ts...起始时间具体实施方式根据本专利技术的一具体实施例为一种显示驱动电路。于此实施例中,显示驱动电路是应用于显示装置且可具有面板内栅极驱动器(GateInPanel,GIP)架构,但不以此为限。请参照图1,图1为此实施例中的显示驱动电路的功能方块图。如图1所示,显示驱动电路1可包含彼此耦接的控制电路10及栅极驱动电路12。控制电路10接收依时间排列的多个影像帧信号FR。其中,每个影像帧信号FR可分别包含输入致能信号DE及输入数据DAT,但不以此为限。接着,控制电路10会对应于每个影像帧信号FR而输出第一信号S1至栅极驱动电路12。其中,第一信号S1可包含影像帧的起本文档来自技高网...

【技术保护点】
1.一种显示驱动电路,其特征在于,包含:/n一栅极驱动电路;以及/n一控制电路,耦接该栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出一第一信号至该栅极驱动电路,其中每个影像帧信号包含一输入致能信号;/n其中,该控制电路输出该第一信号的期间依序包含一第一时段、一第二时段及一第三时段;于该第二时段内,该第一信号维持原本电位;于该第三时段内,该第一信号与该输入致能信号同步。/n

【技术特征摘要】
20191220 US 62/951,1351.一种显示驱动电路,其特征在于,包含:
一栅极驱动电路;以及
一控制电路,耦接该栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出一第一信号至该栅极驱动电路,其中每个影像帧信号包含一输入致能信号;
其中,该控制电路输出该第一信号的期间依序包含一第一时段、一第二时段及一第三时段;于该第二时段内,该第一信号维持原本电位;于该第三时段内,该第一信号与该输入致能信号同步。


2.根据权利要求1所述的显示驱动电路,其特征在于,该控制电路包含一栅极控制电路,用以输出该第一信号;该栅极控制电路包含一垂直空白区间学习单元、一参数设定单元及一栅极信号产生单元;该垂直空白区间学习单元与该参数设定单元分别耦接该栅极信号产生单元;该垂直空白区间学习单元根据该多个影像帧信号之间的时间差提供一间隔信号至该栅极信号产生单元,该参数设定单元提供一参数信号至该栅极信号产生单元;该栅极信号产生单元根据该间隔信号决定该第一时段的开始时间,并根据该参数信号决定该第二时段的时间长度。


3.根据权利要求2所述的显示驱动电路,其特征在于,该栅极信号产生单元包含一作动区控制单元,用以输出一作动区控制信号,且该作动区控制信号的信号边缘决定该第一时段、该第二时段及该第三时段的切换时间。


4.根据权利要求1所述的显示驱动电路,其特征在于,该第一信号对应每个该影像帧信号包含一第一起始信号及至少一第一时脉信号;该栅极驱动电路根据该第一起始信号决定开始发出多个扫描信号的起始时间;该栅极驱动电路根据该至少一第一时脉信号决定每个扫描信号的时间长度及发出时间。


5.根据权利要求4所述的显示驱动电路,其特征在于,该第一起始信号于该第一时段发出。


6.根据权利要求4所述的显示驱动电路,其特征在于,该第一起始信号于该第一时段发出并于该第三时段结束。


7.一种显示装置,其特征在于,包含:
一显示面板;
一栅极驱动电路,设置于该显示面板;以及
一控制电路,耦接该栅极驱动电路,用以接收依时间排列的多个影像帧信号并对应于每个影像帧信号而输出一第一信号至该栅极驱动电路,其中每个影像帧信号包含一输入致能信号;
其中,该控制电路输出该第一信号的期间依序包含一第一时段、一第二时段及一第三时段;于该第二时段内,该第一信号维持原本电位;于该第三时段内,该第一信号与该输入致能信号同步。


8.根据权利要求7所述的显示装置,其特征在于,该栅极驱动电路是以GIP方式设置于该显示面板。


9.根据权利要求7所述的显示装置,其特征在于,该控制电路包含一栅极控制电路,用以输出该第一信号;该栅极控制电路包含一垂直空白区间学习...

【专利技术属性】
技术研发人员:赵亿智李茂南陈英烈
申请(专利权)人:瑞鼎科技股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1