【技术实现步骤摘要】
计算机硬加密内存装置本技术涉及计算机内存储器的改进,确切地说是公开一种计算机硬加密内存装置,属于计算机内存装置
现有的计算机加密装置是采用软件或在外围设备上进行加密的,因此,加密过程较慢,或安全级别不高,经检索未见利用内部存储器进行加密处理装置的文献报导。一般内部存储器不具有加密装置,因此在为计算机提供数据存储过程中,数据进出内部存储器不发生变化。本技术公开一种计算机硬加密内存装置,目的旨在通过采用该装置实现对计算机数据的高速加密和脱密过程。本技术的技术解决方案包括:微处理机、FPGA可编程逻辑器件、IC卡读写器及状态指示装置。FPGA是一灵活的新型器件,外部引脚通过编程可任意定义输入输出功能,在这里,定义为a,32根主板线,b,32根内存线,c,20根数据控制线;内部逻辑通过编程可实现极其复杂的逻辑功能,用于实现加脱密功能。微处理机是个集成系统,内含CPU,ROM,RAM,串口,并口,标准输入输出总线,控制线。微处理机标准输入输出总线和控制线接FPGA的20根数据控制线;FPGA的32根主板线接计算机主板的内存接口;FPGA的32根内存线接内存矩阵。IC卡读写器及状态指示装置的接口是标准的串并-->口,直接与微处理机的串并口相连。此外,用一个卧式振荡器为微处理机和FPGA提供时钟。当计算机主系统向加密内存中写入数据时,数据流过加密单元,不被加密,直接流到内存矩阵存储。当计算机主系统从加密内存中读数据时,数据从内存矩阵中流出,经过加密单元时被加密或脱密后,通过主板内存接口送给计算机系统;微处理机用来从IC卡中读出密钥并识别用户身份,以及控制加密单元 ...
【技术保护点】
一种计算机硬加密内存装置,其特征在于:由微处理机W、FPGA可编程逻辑器件F、IC卡读写器及状态指示装置D构成,微处理机W标准输入输出总线和控制线接FPGA的20根数据控制线;FPGA的32根主板线接计算机主板的内存接口;FPGA可编程逻辑器件32根内存线接内存矩阵,IC卡读写器及状态指示装置D的接口直接与微处理机W的串并口相连,振荡器S接为微处理机W和FPGA的时钟端。
【技术特征摘要】
1、一种计算机硬加密内存装置,其特征在于:由微处理机W、FPGA可编程逻辑器件F、IC卡读写器及状态指示装置D构成,微处理机W标准输入输出总线和控制线接FPGA的20根数据控制线;FPGA的32根主板线接计算机主板的内存接口;FPGA可编程逻辑器件32根内存线接内存矩阵,IC卡读写器及状态指示装置D的接口直接与微处理机W的串并口相连,振荡器S接为微处...
【专利技术属性】
技术研发人员:王本中,张群,赵霁,
申请(专利权)人:王本中,
类型:实用新型
国别省市:82[中国|长春]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。