显示驱动器,备有这种显示驱动器的显示装置及电子设备制造方法及图纸

技术编号:2881404 阅读:184 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供了一种显示驱动器,及备有该显示驱动器的显示装置和电子设备,所述显示驱动器可以用较低的电力消耗以比从内置的RAM读出显示数据周期长的周期内根据下一帧的显示数据实现没有不协调感觉的动画显示。内置RAM的显示驱动器IC100根据显示数据将以比显示驱动周期长的周期输入的压缩数据存储到FIFO存储器116内,利用MPEG解码电路106以与显示数据RAM102的读出周期大致相同的周期产生使压缩数据扩展的显示数据,在读出之前后以大于读出的速度写入显示数据RAM102。由此,在显示数据RAM102不混杂有新旧帧的显示数据的同时,大幅度减少伴随驱动传输被解码的显示数据的总线而消耗的电流。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】
,备有这种的显示装置及电子设备的制作方法
本专利技术涉及显示驱动动画的,备有这种的装置及电子设备。
技术介绍
随着近年来通信技术、安装技术等的发展,在便携式电子设备的显示部上不仅能显示数字或文字等字符,而且对于静止图像或动态图像的用户来说,也可以显示信息性很强的各种数据。对于显示在这种电子设备上的数据,提出了各种数据形式的方案。以便携式电话机为例,提出了利用MPEG(Moving Picture Experts Group运动图形专家组)标准进行压缩接收或发送被编码的图像数据的技术方案。例如,MPEG-4标准假定为用于通过因特网等进行的流量分配,便携式多媒体信息终端,多媒体播放等各种应用,且作为提高由以往MPEG-1,MPEG-2标准所进行的编码效率的同时还能实现计算机图形学(Computer Graphics;CG)的图像或音乐合成等的目标操作的多媒体编码方式而被标准化。在这种MPEG-4中,灵活地对应于从QCIF(Quarter Common IntermediateFormat四分之一通用中间格式)直到高分辨率电视(High Definition TelevisionHDTV)的多种图像格式,包罗从不足64Kbps(bit pev second比特/秒)的低位速率直到大于1.5Mbps的高位速率,同时,应考虑还包括移动式应用的无线环境,从而强化纠错性能。这种MPEG-4标准作为统一标准,使最适于各种应用的轮廓(Profile)标准化。面向移动应用的经标准化处理所得的简单·轮廓作为最紧凑的标准仅对轮廓中通用的视频编码和纠错能力进行了规定。在MPEG-4标准中的视频编码与MPEG-1标准或MPEG-2标准一样,将运动补偿帧间预测编码方式(Motion Compensated Interframe Prediction CodingMC)与离散余弦变换(Discrete Cosine TransformDCT)相组合,通过霍夫曼(Huffman)编码进行高效率地编码处理。MPEG-4标准中的纠错性能,例如将被编码的数据分成数据包,或者在每个数据包内再插入同步信号,通过采用可逆的可变长编码(Reversible VariableLength CodeRVLC)对预先设想的由于无线环境造成的数据失缺的编码数据列(bitstream位流)可进行反向解码处理,从而确保其数据的恢复功能。利用MPEG-4标准被编码处理的视频或语音信号一般在被多路复用处理的状态被传输。这种多路复用处理在必须相互同步处理的视频信号和音频信号之间进行,对这些信号与其它CG数据及文本数据等进行多路复用处理。因此,在解码侧从多路复用处理所得的位流中分离各种信号(视频信号或音频信号等),通过分别提供给对应的再生装置(显示装置国语音输出装置)可以进行各种多媒体信息的输出。在现有技术中,在解码侧从被多路复用处理的位流中,分离例如视频编码数据及音频编码数据。然后,把分离的各个编码数据分别提供给符合MPEG-4的标准的解码电路。MPEG-4标准的视频编码数据的解码电路将已解码的视频信号输出到显示部。MPEG-4标准的音频编码数据的解码电路将已解码的语音信号输出到扬声器。备有这种MPEG-4标准的各种编码数据的解码电路的解码器IC被制成单个芯片,将在各个解码电路中被解码的数据提供给对应的再生装置,可以输出多媒体信息等。但是,例如,在作为再生装置考虑到由液晶显示屏等构成的显示装置时,例如为了将以每秒为十五分之一秒压缩一帧的显示数据所得的压缩数据提供给解码电路,对于在包含液晶显示屏等显示部的显示区域上显示的动态图像存在会产生与前一帧的连接失调的问题。这是由于为了显示驱动液晶显示屏等的显示部,尽管考虑到人的视觉特性从存储显示数据的帧缓存器上固定地以每六十分之一秒读出显示数据,但是相帧缓存器上与这种读出定时不同步地写入已被解码的显示数据造成的。即,这是由于形成了在存储在帧缓存器内的一帧的显示数据中混有前后帧的显示数据的状态造成的。因此,在考虑到人的视觉特性而以每六十分之一秒固定读出显示数据时,前后帧的连接会产生不协调的感觉。进而,作为移动应用,例如,在便携式电话机内采用被单芯片处理的MPEG解码器IC的情况下,被解码处理的显示数据通过传输总线被连接到构成电话机的各个IC上。因此,在各IC上为了驱动在外部总线上传输的已解码的大量数据需要大的电流,因此耗电量很大。特别是,在移动应用中,在采用通用的被单芯片化的IC作为通常MPEG-4标准的解码电路的情况下,一般都会超出技术要求,导致机器的大型化,成本高及耗电量增大。因此,由于很难提供适于具有用户需求的最佳结构的电子设备,故希望仅设置最适于构成多媒体信息的各个媒体的解码电路。概述鉴于上述技术课题,本专利技术的目的是提供一种以及备有这种的显示装置和电子设备,所述即使在比由内置RAM读出显示数据的周期长的周期内产生下一帧显示数据的情况下,也可以用较低耗电量实现没有失调感觉的动画显示。为了解决上述课题,本专利技术涉及一种,其能根据以给定读出周期从内置的RAM中读出的显示数据来显示驱动显示部,该显示驱动部设有先入先出存储器,其能依次存储压缩显示数据所得的、以比前述读出周期长的周期输入的压缩数据,并按照该存储顺序将其输出;对从前述先入先出存储器输出的压缩数据进行扩展处理的扩展处理器;至少存储一帧前述扩展处理器以前述读出周期输出的显示数据的RAM;根据存储在前述RAM中的显示数据,显示驱动前述显示部的显示驱动装置。这里,显示数据不仅包括动画数据,也包括静止图像数据。根据本专利技术,在从内置RAM中读出通过显示驱动装置显示驱动的显示数据的读出周期根据人的视觉特性被固定确定为每秒60帧时,将以比这一固定的读出周期长的周期输入的压缩数据暂时存储在先入先出存储器内。然后,在利用扩展处理器对存储在先入先出存储器内的压缩数据进行扩展处理时,以这种扩展器输出周期作为读出周期,写入至少存储一帧的显示数据的RAM。借此,由于可以与固定确定的读出周期同步将下一帧的显示数据写入作为帧缓存器的RAM,所以能够避免在RAM中混合存在前后帧的显示数据的状态下从RAM进行读出的情况,从而可大幅度提高动画显示的可视性。此外,作为向RAM的写入周期虽可为读出周期,但也可以与读出周期相同。因此,扩展处理器的扩展处理周期可以是任意的周期,其结果是,产生写入RAM的显示数据的周期也可以等于所述读出周期。另外,在本专利技术中,利用前述扩展处理器进行过扩展处理的显示数据向前述RAM的写入,可以比前述显示驱动装置从前述RAM中对显示数据的一个扫描线单位的读出先行至少一个扫描线来进行,同时所述写入的速度大于前述读出速度。这里,所谓读出速度是指对应于显示部中显示区的一条扫描线的RAM的存储区的一个扫描线的显示数据的读出速度。因此,根据本专利技术,在进行显示数据的写入时,使这种写入在读出之前进行,并且通过使每一扫描线的写入速度大于一条扫描线的读出速度,使向存储器的写入不会超越读出,从而可以保证从RAM中读出的显示数据总是新的帧的显示数据。由此,与前一帧的连接不存在失调感觉,特别是可以大幅度提高动画的可视性。另外,根据本专利技术,在写入各帧的显示数据时,将该帧的显示数据向对应于所显示的扫本文档来自技高网...

【技术保护点】
显示驱动器,其能根据以给定读出周期从内置的RAM中读出的显示数据来显示驱动显示部,其特征为,它设有: 先入先出存储器,其能依次存储压缩显示数据所得的、以比前述读出周期长的周期输入的压缩数据,并按照该存储顺序将其输出, 对从前述先入先出存储器输出的压缩数据进行扩展处理的扩展处理器, 至少存储一帧的通过前述扩展处理器以前述读出周期输出的显示数据的RAM, 根据存储在前述RAM中的显示数据,显示驱动前述显示部的显示驱动装置。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:田村刚小泉德夫
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1