当前位置: 首页 > 专利查询>英特尔公司专利>正文

在一个个人计算机系统中提供实时操作的方法和装置制造方法及图纸

技术编号:2874875 阅读:177 留言:0更新日期:2012-04-11 18:40
根据一个实施例,披露了一个计算机系统。该计算机系统包括一个中央处理器(CPU)和一个耦合到所述CPU的非对称的处理器(NSP)。所述的NSP被集成在和CPU的相同半导体晶圆上。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及计算机系统;更具体地说,本专利技术涉及在一个计算机系统中执行实时应用程序。专利技术的背景目前,个人电脑可以用于执行各种应用程序以便简化将被用户执行的任务。然而,传统的个人电脑不能执行实时应用程序。一个实时应用程序是由一个计算机来执行的,该计算机计算的正确性不仅取决于计算的逻辑正确性,还取决于结果生产的时间。若时间限制没有满足,则系统出错。例如,在一个爱国者导弹应用程序中,一个爱国者导弹必须位于一个进入目标区导弹的雷达探测系统中并且在进入可以摧毁其目标的进入目标区导弹之前向防御导弹开火。在传统的计算机系统上很难执行同例如Windows 98或Windows NT@一起完成的实时操作,因为通用操作系统核心不具有在给定时间限制内响应事件的功能。另外,典型的计算机系统的硬件平台不能在执行决议所需要的时间内的产生事件。在一个像Windows 98的操作系统中没有关于应用程序驱动将如何处理事件的规则。例如,在有些情况下驱动可以关闭接收的事件直到事件被处理之前五秒。很明显这样的一个时延对于一个实时操作来讲将是不能接受的。在此,它希望能够提供个人计算机系统一个实时功能。附图的简要说明根据如下详细描述和与本专利技术各种实施例相关的附图说明,本专利技术将更完全地被理解。然而所述的附图将不会限定专利技术给出的具体实施例,仅仅用于对专利技术的说明和理解。图1是计算机系统的一个实施例的方框图;和图2是一个非对称的处理器的实施例的方框图。详细说明在一个个人计算机系统中提供实时操作的方法和装置将被说明。在本专利技术下面的详细说明中很多细节将被阐明以便提供对本专利技术的一个彻底的了解。然而,对本领域的普通技术人员来讲,没有这些细节本专利技术也可以被实现是显而易见的。在其它的例子中,已知的结构和装置被表示在方框图表格中,而不是详细地进行描述,以免模糊本专利技术。图1是计算机系统100的一个实施例的方框图;和计算机系统100包括一个中央处理器(处理器)105耦合到处理机总线110。在一个实施例中,处理器105是一个具有美国英特尔公司Pentium@系列结构的处理器,该处理器包括Pentium@11系列和移动Pentium和Pentium@11处理器,这些处理器可以从位于美国加利福尼亚州圣卡拉拉的英特尔公司获得。另外,也可以使用其它处理器。处理器105可以包括一级(L1)高速缓冲存储器(图1中未示出)。在一个实施例中,处理器105还通过专用高速缓冲存储器总线102被耦合到高速缓冲存储器107,它是一个二级(L2)高速缓冲存储器。所述的LI和L2高速缓冲存储器还可以被集成到一个单独的装置中。高速缓冲存储器107是可选择的并且对计算机系统100不是必需的。另外,计算机系统100包括一个非对称的处理器(NSP)109耦合到高速缓冲存储器107和处理机总线110。根据一个实施例,NSP是同处理器105集成到一起并且在计算机系统100实现实时协议的执行。芯片组120还被耦合到处理机总线110。在一个实施例中,芯片组120是440BX芯片组,可以从美国英特尔公司获得;当然,也可以使用其它芯片组。芯片组120可以包括一个存储控制器,用于控制一个主存储器113。此外,芯片组220还可以包括一个由位于美国加利福尼亚州圣克拉拉的英特尔公司开发的加速图形接口(AGP)规范修订版2.0接口320。AGP接口320被耦合到一个视频设备125并且处理请求访问主存储器113的视频数据。主存储器113通过芯片组120被耦合到处理机总线110。主存储器113和高速缓冲存储器107存储指令序列,这些指令序列通过处理器105和NSP109被执行。通过处理器105和NSP109执行的指令序列可以从主存储器113、高速缓冲存储器107或任何其它存储装置中检索。其它的装置也可以被耦合到处理机总线110,例如多个主存储器装置。视频设备125也被耦合到芯片组120。在一个实施例中,视频设备包括一个例如阴极射线管(CRT)的屏幕显示器或液晶显示器(LCD)和必要的支持电路。处理机总线110通过芯片组120被耦合到系统总线130。在一个实施例中,系统总线130是一个支持总线规范修订版2.1的外围设备互连(PCI)总线,该总线由位于俄勒冈州波特兰的PCI专业组开发;当然,也可以使用其它总线标准。多个设备,例如音频设备127,可以耦合到系统总线130。根据一个实施例,一个无线电收发机129被耦合到系统总线130。无线电收发机129可以用来实现一个在计算机系统100和一个远程设备(未示出)之间的通信接口。总线桥140耦合系统总线130到二级总线150。在一个实施例中,二级总线150是一个由位于纽约Armonk的国际商业机器公司开发的工业标准结构(ISA)规范修订版1.0的总线。当然,也可以使用其它的总线标准,例如由美国康柏公司开发的扩展工业标准结构(EISA)规范修订版3.12等。多个设备,比如硬盘153和磁盘驱动器154可以耦合到二级总线150。其它装置,例如光标控制装置(图1未示出),可以耦合到二级总线150。图2是NSP109的一个实施例的方框图。NSP包括一个事件计时器220,一个事件机构230,一个数字信号处理机240和一个无线电相关器250。事件计时器220被用作在事件机构240产生计时器中断的机构。根据一个实施例,计时器220在预先决定间隔内传输一个信号到事件机构230。.该信号表示事件机构230将产生一个时钟中断。根据一个实施例,每5毫秒将产生时钟中断。然而,对于本领域的普通技术人员来讲使用其它时段产生中断是可以理解的。DSP240被耦合到事件机构230。根据一个实施例,NSP109实现一个执行实时应用的实时操作系统。实时应用程序是在其工作状态方面具有时间的限制的应用程序。若该限制没有满足,所述的应用程序出错,或者必须更好地适应工作条件。数字信号处理240是集成在如处理器105相同的半导体晶圆上,并且共享处理器105的存储资源。处理器105同一个通用操作系统一起操作执行非实时应用。根据一个实施例,处理器105使用所述的由位于华盛顿Redmond的微软公司开发的Windows98@操作系统进行操作。然而,对于本领域的普通技术人员来讲使用其它通用操作系统实现计算机系统100是可以理解的。根据另一个实施例,所述的通用操作系统把DSP240当作输入/输出(I/O)子系统。例如,所述处理器105的通用操作系统和实时操作系统通讯,好象所述的实时操作系统是一个试图访问处理器105资源的驱动接口。结果,所述的通用操作系统通过NSP109提供非可分页的存储器用于实时操作系统的执行。此外,由于所述的通用操作系统是这样实现的,因此没有应用程序驱动被操作,因为计算机系统100对比在计时器220计算的预定时间间隔长的操作禁止中断。因此,所述的计算机系统100的中断等待是可以保证的,允许计算机系统100不断地响应事件和实时信息。无线电相关器250从计算机系统100以外的信号源接收实时数据。无线电相关器250将接收数据从串行格式转换到并行格式。根据一个实施例,无线电相关器是一个无线蓝牙无线电话,它可以通过一个由蓝牙专业组开发的蓝牙接口与外部设备通信。然而,在其它实施例中,无线电相关器250可以用其它通讯装置(例如,本文档来自技高网...

【技术保护点】
一个计算机系统包括:一个中央处理器(CPU);和一个非对称的处理器(NSP)耦合到所述的中央处理器,其中该NSP是集成在该CPU上的相同半导体晶圆。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:J卡达克
申请(专利权)人:英特尔公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利