主设备和多个从设备的连接电路及其产生应答信号的方法技术

技术编号:2859438 阅读:224 留言:0更新日期:2012-04-11 18:40
一种主设备和多个从设备的连接电路及其产生应答信号的方法,该连接电路中包括一应答信号产生单元,其输入端分别同每个从设备的访问信号端和应答信号端相连,输出端同主设备的一应答信号端相连,该应答信号产生单元分别将主设备对每个从设备的访问信号和从设备对应的应答信号作“按位或”操作,再将“按位或”的操作结果作“按位与”操作,并将“按位与”的操作结果作为应答信号输入到主设备,从而使得任一个从设备的应答信号端故障都不会影响主设备对其他从设备的正常访问。(*该技术在2024年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及数字电路总线技术,尤其涉及一种数字电路中。
技术介绍
在数字电路中以总线方式连接在一起的多个设备,其中一个是主设备,其他的都是从设备。例如,在一个由中央处理器(CPU)、动态随机存取存储器(DRAM)、闪存(FLASH)、数字信号处理器(DSP)以及具有特殊功能的专用处理芯片等组成的一个系统中,CPU通常为主设备,其他设备为从设备。由于各个从设备对主设备访问的响应速度不同,每个从设备都提供给主设备一个应答信号,即READY信号。当主设备访问从设备时,被访问从设备需要输出一个READY信号给主设备,如果READY信号无效则表明此次访问没有完成,主设备需要进行等待;如果READY信号有效则表明此次访问完成,主设备结束此次访问。一般情况下,主设备访问从设备时,访问信号,即片选信号CS,和READY信号的时序关系如图1所示,空闲时READY信号与CS信号都为无效状态,即高电平;当主设备对该从设备进行访问时,主设备首先使CS信号处于有效状态,即低电平,从设备操作完成以后在t1时刻将READY信号置为有效状态,即低电平,主设备检测到READY为有效状态后将CS信号置为无效状态,本文档来自技高网...

【技术保护点】
一种主设备和多个从设备的连接电路,其中,每个从设备的访问信号端分别同主设备的一对应访问信号端相连,其特征在于,该连接电路包括一应答信号产生单元,该应答信号产生单元的输入端分别同每个从设备的访问信号端和应答信号端相连,输出端同主设备的一应答信号端相连,用于对每个从设备的访问信号和应答信号进行位操作,使得只有主设备对从设备的访问信号有效时,该从设备的应答信号才起作用,并根据所述访问信号和应答信号的状态生成一输入到主设备中的应答信号。

【技术特征摘要】
1.一种主设备和多个从设备的连接电路,其中,每个从设备的访问信号端分别同主设备的一对应访问信号端相连,其特征在于,该连接电路包括一应答信号产生单元,该应答信号产生单元的输入端分别同每个从设备的访问信号端和应答信号端相连,输出端同主设备的一应答信号端相连,用于对每个从设备的访问信号和应答信号进行位操作,使得只有主设备对从设备的访问信号有效时,该从设备的应答信号才起作用,并根据所述访问信号和应答信号的状态生成一输入到主设备中的应答信号。2.如权利要求1所述的电路,其特征在于,所述的应答信号产生单元包括一个与门电路和与从设备数量相同的或门电路,所述每一从设备的访问信号端和应答信号端分别同一个或门电路的输入端相连,所述每一或门电路的输出端同所述与门电路的输入端相连,所述与门电路的输出端同所述主设备的应答信号端相连。3.如权利要求2所述的电路,其特征在于,所述的应答信号产生单元中,每一从设备的访问信号端同所述或门电路输入端之间进一步串连一非门电路;每一从设备的应答信号端同所述或门电路输入端之间进一步串连一非门电路;所述与门电路的输出端同主设备应答信号端之间进一步串连一非门电路。4.如权利要求2所述的电路,其特征在于,所述的应答信号产生单元中,每一从设备的应答信号端同所述或门电路输入端之间进一步串连一非门电路;所述与门电路的输出端同主设备应答信号端之间进一步串连一非门电路。5.如权利要求2所述的电路,其特征在于,所述的应答信号产生单元中,每一从设备的访问信号端同所述或门电路输入端之间进一步串连一非门电路。6.一种如权利要求1所述的在主设备和多个从设备的连接电路中产...

【专利技术属性】
技术研发人员:雷春徐清强李友谊秦志海秦旭赵俊锋蒋麟军潘剑锋
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1