上下文存储方法、信息处理器及中断发生器技术

技术编号:2852221 阅读:274 留言:0更新日期:2012-04-11 18:40
一种上下文存储方法、信息处理器和中断发生器,用于在CPU复位后恢复诸如在CPU复位前的CPU的中断接受状态这样的上下文信息。中断控制器在复位CPU前将设置在CPU中的CPU上下文信息存储到存储器中。在CPU复位后,中断控制器读出存储在存储器中的CPU上下文信息。中断控制器将包含在CPU上下文信息中的中断接受信息传送到中断发生器。中断发生器生成相应于输入信息的中断。此外,中断控制器在CPU中设置除了中断接受信息之外的CPU上下文信息。

【技术实现步骤摘要】

本专利技术涉及一种上下文存储方法、信息处理器和中断发生器,用于在CPU复位后恢复诸如在CPU复位前的CPU的中断接受状态这样的上下文信息。
技术介绍
在CPU(中央处理单元)中,当输入一复位信号时,诸如中断接受信息这样的CPU上下文信息被设置为默认。因此,关于中断的信息或者复位前出现的信息在复位后就会丢失。在日本专利申请特开No.2003-162432(第3-4页,图2)中,公开了一种记录中断信号以确定发生哪种类型的中断的装置。然而,该装置仅仅记录了中断信号,而不能够将CPU中的上下文信息恢复到CPU复位前的状态。
技术实现思路
因此,本专利技术的目的在于提供一种上下文存储方法、信息处理器和中断发生器,用于在CPU复位后恢复诸如在CPU复位前的CPU的中断接受状态这样的CPU上下文信息。根据本专利技术的第一个方面,为了达到前述目的,提供一种上下文存储方法,包括下述步骤将设置在CPU中的CPU上下文信息存储在存储器中,在CPU复位后读出存储在存储器中的CPU上下文信息,将包含在从存储器中读出的CPU上下文信息中的中断接受信息(关于已经被CPU接受的中断的信息)传送给中断发生器,以生成对本文档来自技高网...

【技术保护点】
一种上下文存储方法,包括步骤:将设置在CPU中的CPU上下文信息存储在存储器中; 在CPU复位后,读出存储在存储器中的CPU上下文信息;将包含在从存储器中读出的CPU上下文信息中的中断接受信息传送到中断发生器,以生成 相应于中断接受信息的中断;以及在CPU中设置除了中断接受信息之外的CPU上下文信息。

【技术特征摘要】
JP 2004-12-17 2004-3666951.一种上下文存储方法,包括步骤将设置在CPU中的CPU上下文信息存储在存储器中;在CPU复位后,读出存储在存储器中的CPU上下文信息;将包含在从存储器中读出的CPU上下文信息中的中断接受信息传送到中断发生器,以生成相应于中断接受信息的中断;以及在CPU中设置除了中断接受信息之外的CPU上下文信息。2.一种信息处理器,包括存储器,用于存储CPU上下文信息;信息读取器,用于在C...

【专利技术属性】
技术研发人员:竹森康
申请(专利权)人:日本电气株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1