一种ku波段频率综合器设计方法技术

技术编号:28300246 阅读:36 留言:0更新日期:2021-04-30 16:28
本发明专利技术属于电子设备射频技术领域,公开了一种ku波段频率综合器设计方法,采用普及的锁相环技术,参考信号是通过内置恒温晶振提供,布局时电源模块集中于一处以及走线合理设计;引入变频器进行上下变频选择,提供某些情况下的变频需求;变频器后接腔体滤波器;腔体滤波器周围处需加上隔板进行隔离;引入的功率放大器与功分器,用来满足有功率与多路输出的要求;综上考虑采用正反两个板子来放置器件,正面板材为4层板,介质采用FR4材料,背面采用双层板,介质采用罗杰斯4350B;本发明专利技术减少相噪与杂散变差问题。加上紧凑的正反面设计,节约空间达到小型化,材料选择上能够减少板材所用价格,能运用于通讯,雷达等领域。

【技术实现步骤摘要】
一种ku波段频率综合器设计方法
本专利技术属于电子设备射频
,尤其涉及一种ku波段频率综合器设计方法。
技术介绍
目前:频率综合器又称之为频率源,主要功能是产生电子系统所需要的各种形式的频率信号,在通讯、雷达、电子对抗、遥控遥测和仪器仪表等众多领域应用广泛,是电子设备射频前端的核心部件之一,其性能的优劣直接影响系统整机的性能和指标。具备直接和间接频率合成器。其中间接频率合成器采用锁相环(PLL)技术,目前应用最为广泛。这种合成方法使用的电路比直接式合成简单,它是通过鉴相实现相位反馈控制从而实现频率跟踪的闭环系统,虽然直接数字频率合成器(DDS)在频率分辨率和捷变性上具有优势,但DDS的杂散信号较多。PLL技术应用非常广泛,但会由于结构设计上的不当以及隔离度问题,导致相噪与杂散变差,例如15年全国微波毫米波会议发表的ku波段高性能频率合成器研制,其相位噪声优于-95dBc/Hz@1kHz,-100dBc/Hz@10kHz,芯片采用HMC698LP5,HMC529,理论值计算其可以达到-110dBc/Hz,但其结果为-99.3dBc/本文档来自技高网...

【技术保护点】
1.一种ku波段频率综合器设计方法,其特征在于,所述ku波段频率综合器设计方法包括:/n采用普及的锁相环技术,内置恒温晶振,布局时电源模块集中于一处;/n引入变频器进行上下变频选择,变频器后接的是腔体滤波器;/n腔体滤波器周围处加上隔板进行隔离。/n

【技术特征摘要】
1.一种ku波段频率综合器设计方法,其特征在于,所述ku波段频率综合器设计方法包括:
采用普及的锁相环技术,内置恒温晶振,布局时电源模块集中于一处;
引入变频器进行上下变频选择,变频器后接的是腔体滤波器;
腔体滤波器周围处加上隔板进行隔离。


2.如权利要求1所述的ku波段频率综合器设计方法,其特征在于,所述ku波段频率综合器设计方法腔体滤波器周围处加上4mm厚度隔板进行隔离;
所述ku波段频率综合器设计方法的盖板距离介质板的距离至少3mm以上。


3.如权利要求1所述的ku波段频率综合器设计方法,其特征在于,所述ku波段频率综合器设计方法的恒温晶振提供100MHz参考频率,锁相环模块采用器件为鉴相器,运算放大器,VCO,分频器;电源采用的是DC-DC稳压器给有源芯片馈电;走线遵循信号线走表层,且采用共面波导形式传输信号,信号线走直线,部分通过圆弧线来过度弯折,电源走线走第三层,且遵循不能在锁相环模块正下方通过,最终在正面板上输出14.4GHz信号;
频综在底部板上设置混频器HMC412B,用来变频输出15.7GHz信号,滤波则根据所需频点来定制腔体滤波器;对于底部的有源器件供电通过钻孔与正面板的电源模块进行连接;
底部板的混频器与腔体滤波器模块区域用挡板进行隔离处置,腔体滤波器后接的是放大器与功分器。


4.一种计算机设备,其特征在于,所述计算机设备包括存储器和处理器,所述存储器存储有计算机程序,所述计算机程序被所述处理器执行时,使得所述处理器执行如下步骤:
采用普及的锁...

【专利技术属性】
技术研发人员:曾强张旗李勇
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:陕西;61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1