待机低功耗芯片、芯片进入及退出待机低功耗模式的方法技术

技术编号:28294802 阅读:25 留言:0更新日期:2021-04-30 16:18
本发明专利技术公开了一种待机低功耗芯片、芯片进入及退出待机低功耗模式的方法,其中,该芯片包括:可断电工作域,用于实现芯片的非唤醒工作;常电工作域,与可断电工作域连接,用于对可断电工作域的供电通断进行控制;常电工作域与可断电工作域均与外部供电电源连接,而且,常电工作域与外部供电电源持续连通。通过将芯片划分成在在待机时断电的可断电工作域和始终不断电的常电工作域,使得在芯片待机时,可断电工作域处于断电状态,只有常电工作域的产生功耗。当然,可断电工作域的功耗可以忽略不计。从而就可以有效的降低该芯片在待机时的功耗。

【技术实现步骤摘要】
待机低功耗芯片、芯片进入及退出待机低功耗模式的方法
本专利技术涉及一种微电子
,具体的涉及一种待机低功耗芯片、芯片进入及退出待机低功耗模式的方法。
技术介绍
目前集成电路的规模越来越大,性能方面有很大的提升。随着IO接口T市场的推广,对于芯片算力有更高的需求以实现更丰富的功能,以此同时对于待机能力也有更高的需求,要求芯片在待机状态下能够有更低的功耗。而现有技术中,在芯片待机时,芯片中的各种运算功能模块仍在运行,导致芯片在待机状态下仍具有较高的功耗。
技术实现思路
本专利技术的主要目的在于提出一种待机低功耗芯片、芯片进入及退出待机低功耗模式的方法,其克服了克服现有技术中的上述问题,根据本专利技术的第一个方面,提供了一种待机低功耗芯片,所述芯片包括:可断电工作域,用于实现所述芯片的非唤醒工作;常电工作域,与所述可断电工作域连接,用于对所述可断电工作域的供电通断进行控制;所述常电工作域与所述可断电工作域均与外部供电电源连接,而且,所述常电工作域与所述外部供电电源持续连通。可选的,所述可断电工作域包括:本文档来自技高网...

【技术保护点】
1.一种待机低功耗芯片,其特征在于,所述芯片包括:/n可断电工作域,用于实现所述芯片的非唤醒工作;/n常电工作域,与所述可断电工作域连接,用于对所述可断电工作域的供电通断进行控制;/n所述常电工作域与所述可断电工作域均与外部供电电源连接,而且,所述常电工作域与所述外部供电电源持续连通。/n

【技术特征摘要】
1.一种待机低功耗芯片,其特征在于,所述芯片包括:
可断电工作域,用于实现所述芯片的非唤醒工作;
常电工作域,与所述可断电工作域连接,用于对所述可断电工作域的供电通断进行控制;
所述常电工作域与所述可断电工作域均与外部供电电源连接,而且,所述常电工作域与所述外部供电电源持续连通。


2.根据权利要求1所述的待机低功耗芯片,其特征在于,所述可断电工作域包括:
控制开关,两端分别连接于所述常电工作域及所述外部供电电源,用于接收所述常电工作域指令以控制所述外部供电电源与所述可断电工作域之间的通断。


3.根据权利要求2所述的待机低功耗芯片,其特征在于,所述可断电工作域还包括:
可断电低耗低压线性稳压器LDO,连接于所述控制开关,用于对所述可断电工作域进行稳压供电;
而且,所述可断电LDO连接于所述常电工作域,所述常电工作域控制所述所述可断电LDO的启闭。


4.根据权利要求3所述的待机低功耗芯片,其特征在于,所述可断电工作域还包括:
外部设备器,连接于所述控制开关,用于执行所述芯片的存储工作、及图形处理工作。


5.根据权利要求4所述的待机低功耗芯片,其特征在于,所述外部设备器包括以下一种或多种:同步动态随机存取内存SiPSDRAM、随机存取存储器DRAM、或固态存储器与动画编辑器FLASH。


6.根据权利要求5所述的待机低功耗芯片,其特征在于,所述常电...

【专利技术属性】
技术研发人员:温浪明陈恒易冬柏
申请(专利权)人:珠海格力电器股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1