使用时间统计装置的主机板及其统计方法制造方法及图纸

技术编号:2826026 阅读:258 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种使用时间统计装置的主机板及其统计方法,该使用时间统计装置的主机板包括:一中央处理器、一芯片组以及一微控制器。芯片组连接中央处理器;微控制器具有存储一第一数值的一非易失性存储器单元与一计数器,当微控制器检测主机板由一关机状态转成一开机状态时,定时器开始计时,直到微控制器检测主机板由开机状态转成关机状态后,定时器停止计时并将计时记录登记为成一第二数值,且微控制器将第一数值与第二数值相加成为一更新数值,并回存更新数值至该非易失性存储器单元以取代该第一数值。

【技术实现步骤摘要】

本专利技术涉及一种主机板及其控制方法,且特别涉及一种使用时间统计装置的主机板及其统计方法
技术介绍
一般来说,主机板制造商在售出主机板之后并无法掌握使用者的使用状况。也就是说,假设使用者的主机板发生故障,主机板的维修部门无法由维修的主机板上获得任何的使用信息。因此,维修部门必须花费更多的时间来维修主机板。另外,一般使用者都是在电子市场上购买主机板或者计算机主机。如果经销商将使用过的二手主机板当成新品贩卖给使用者,或者经销商将二手主机板组装成全新的计算机主机贩卖给使用者,使用者无法得知该主机板或者该计算机主机是否为新品。上述的情况都是由于主机板无法提供本身的使用信息。
技术实现思路
因此,本专利技术提出一种使用时间统计装置的主机板,包括:一中央处理器、一芯片组以及一微控制器。芯片组连接中央处理器;微控制器具有存储一第一数值的一非易失性存储器单元与一计数器,当微控制器检测主机板由一关机状态转成一开机状态时,定时器开始计时,直到微控制器检测主机板由开机状态转成关机状态后,定时器停止计时并将计时记录登记为成一第二数值,且微控制器将第一数值与第二数值相加成为一更新数值,并回存更新数值至该非易失性存储器单元以取代该第一数值。因此,本专利技术还提出一种使用时间统计装置的主机板包括:中央处理器、一芯片组以及一微控制器。芯片组,连接该中央处理器;一微控制器具有存储一第一数值的一非易失性存储器单元与一计数器,当微控制器检测该主机-->板由一关机状态转成一开机状态时,定时器开始由第一数值开始计时,直到微控制器检测该主机板由开机状态转成关机状态后,定时器停止计时并将计时记录登记为一更新数值,并回存更新数值至非易失性存储器单元以取代第一数值。因此,本专利技术还提出一种主机板的使用时间统计方法,包括下列步骤:当该主机板处于一开机状态时,开始计时;当该主机板处于一关机状态时,停止计时并根据计时记录登记成一开机使用时间;以及累计该开机使用时间与该主机板的一非易失性存储器单元的一第一数值以形成一更新数值,将该更新数值存储到该非易失性存储器单元。由于,主机板本身可以提供一特定信息,不论是使用者或是主机板制造商都可以根据此特定信息,让使用者更有保障而主机板制造商维修主机板更有效率。为了更进一步了解本专利技术特征及
技术实现思路
,请参阅以下有关本专利技术的详细说明与附图,然而所附附图仅提供参考与说明,并非用来对本专利技术加以限制。附图说明图1所绘示为本专利技术主机板的使用时间统计装置的第一实施例。图2所绘示为本专利技术主机板的使用时间统计装置的第二实施例。其中,附图标记说明如下:10主机板        12中央处理器14北桥芯片      16南桥芯片18存储器        20微控制器22定时器        24、30非易失性存储器单元32超级输入输出装置具体实施方式根据本专利技术的实施例,于主机板上增加一使用时间统计装置,当使用者按压计算机主机的电源键开机时,时间统计装置可立即进行计时。当使用者关机之后,时间统计装置即终止计时,并将本次的使用时间与先前累计的总-->使用时间相加,并存入一存储装置。因此,存储装置中的信息即可提供使用者参考,或者,主机板维修部门也可以应用此信息。众所周知,计算机主机中的电源供应器会供应一待机电源至主机板,通常计算机主机中的超级输入输出装置(super I/O)、键盘、鼠标都会接收待机电源,因此,当使用者开机之后于计算机主机初始化(initialization)的过程,计算机主机才可顺利地检测到键盘、鼠标并且顺利地运作。而本专利技术的使用时间统计装置也是连接至待机电源,如此才可以有效地掌握使用者开机或者关机的时间。请参照图1,其所绘示为本专利技术主机板的使用时间统计装置的第一实施例。于主机板10至少包括一中央处理器(CPU)12、北桥芯片(north bridge)14、南桥芯片(south bridge)16(北桥芯片与南桥芯片合称芯片组)、存储器(memory)18、与一微控制器20。其中,北桥芯片14连接至中央处理器12、存储器18、南桥芯片16;另外,微控制器20连接至南桥芯片16,且微控制器20中还包括一定时器22与一非易失性存储器单元24。而非易失性存储器单元24存储一第一数值,此第一数值就是先前所有计算机主机使用时间的总和。而非易失性存储器单元可为一闪存(flash memory),或者一电气可擦除可规划式只读存储器(electrically-erasable programmable read-only memory)。根据本专利技术的第一实施例,此微控制器20至少连接至南桥芯片16的第一引脚,例如电源正常(power_good或称PWRGD)引脚或者使用PWROK引脚,也可连接至南桥芯片16的SLP信号(例如SLP3和SLP4),即当进入睡眠状态也可继续计时。当使用者按下计算机主机的电源键开机时,可监视连接至南桥芯片16上的电源正常引脚会动作或是超级输入输出装置32的第二引脚,例如超级输入输出装置26的ATX_PWROK引脚,因此,微控制器20中的定时器22即可开始计时。同理,当使用者关机时,微控制器20中的定时器22即停止计时。也就是说,当微控制器20中的定时器22停止计时之后,定时器22上的第二数值即为本此使用者操作计算机主机所使用的时间,也就是开机使用时间。由于微控制器20中的非易失性存储器单元24中会存储第一数值,此第一数值就是先前所有计算机主机使用时间的总和。也就是说,由于微控制器20是连接至待机电源,当计算机主机关机之后微控制器20仍可读取非易失-->性存储器单元24中的第一数值并且与第二数值相加之后成为更新的第一数值并且回存至非易失性存储器单元24。而使用者即可以根据非易失性存储器单元24中的第一数值来得知主机板10的总使用时间。当然,微控制器20也可以在开机时先行读取非易失性存储器单元30中的第一数值,并由第一数值开始累计。当计算机主机关机之后,微控制器20即可将停止计时的第一数值回存至非易失性存储器单元30。而使用者即可以根据非易失性存储器单元24中的第一数值来得知主机板10的总使用时间。请参照图2,其所绘示为本专利技术主机板的使用时间统计装置的第二实施例。于主机板10至少包括一中央处理器(CPU)12、北桥芯片(north bridge)14、南桥芯片(south bridge)16、存储器(memory)18、一微控制器20、一非易失性存储器单元30、超级输入输出装置32。其中,北桥芯片14连接至中央处理器12、存储器18、南桥芯片16;另外,微控制器20中还包括一定时器22,并且微控制器20连接至南桥芯片16与超级输入输出装置32与非易失性存储器单元30。而非易失性存储器单元30存储一第一数值,此第一数值就是先前所有计算机主机使用时间的总和。根据本专利技术的第二实施例,此微控制器20连接至超级输入输出装置32的第二引脚,例如连接至PSON信号引脚或者ATX_PWROK引脚。当使用者按下计算机主机的电源键开机时,超级输入输出装置32的第二信号引脚会动作,因此,微控制器20中的定时器22即可开始计时。同理,当使用者关机时,微控制器20中的定时器22即停止计时。也就是说,当微控制器20中的定时器22停止计时之后,定时本文档来自技高网
...

【技术保护点】
一种使用时间统计装置的主机板,包括:    一中央处理器;    一芯片组,连接该中央处理器;以及    一微控制器,具有存储一第一数值的一非易失性存储器单元与一计数器,当该微控制器检测该主机板由一关机状态转成一开机状态时,该定时器开始计时,直到该微控制器检测该主机板由该开机状态转成该关机状态后,该定时器停止计时并将计时记录登记成为一第二数值,且该微控制器将该第一数值与该第二数值相加成为一更新数值,并回存该更新数值至该非易失性存储器单元以取代该第一数值。

【技术特征摘要】
1. 一种使用时间统计装置的主机板,包括:一中央处理器;一芯片组,连接该中央处理器;以及一微控制器,具有存储一第一数值的一非易失性存储器单元与一计数器,当该微控制器检测该主机板由一关机状态转成一开机状态时,该定时器开始计时,直到该微控制器检测该主机板由该开机状态转成该关机状态后,该定时器停止计时并将计时记录登记成为一第二数值,且该微控制器将该第一数值与该第二数值相加成为一更新数值,并回存该更新数值至该非易失性存储器单元以取代该第一数值。2. 如权利要求1所述的使用时间统计装置的主机板,其中该非易失性存储器单元为一闪存或者一电气可擦除可规划式只读存储器。3. 如权利要求1所述的使用时间统计装置的主机板,其中该微控制器连接至该芯片组的一第一引脚,来检测该主机板是否处于该开机状态。4. 如权利要求1所述的使用时间统计装置的主机板,还包括一超级输入输出装置,該微控制器连接至该超级输入输出装置的一第二引脚,来检测该主机板是否处于该开机状态。5. 如权利要求4所述的使用时间统计装置的主机板,其中该微控制器与该超级输入输出装置连接至一待机电源。6. 如权利要求1所述的使用时间统计装置的主机板,还包括一存储器,连接该芯片组。7. 如权利要求6所述的使用时间统计装置的主机板,其中该芯片组包括一北桥芯片与一南桥芯片,该北桥芯片连接到该中央处理器,该南桥芯片连接到该微控制器。8. 一种使用时间统计装置的主机板包括:一中央处理器;一芯片组,连接该中央处理器;以及一微控制器,具有存储一第一数值的一非易失性存储器单元与一计数器,当该微控制器检测该主机板由一关机状态转成一开机状态时,该定时器开始由该第一数值开始计时,直到该微控制器检测该主机板由该开机状态转成该关机状态后,该定时器停止计时并将计时记录登记为一更新数值,并回存该更新数值至该非易失性存储器单元以...

【专利技术属性】
技术研发人员:李侑澄林志贤吴潮崇
申请(专利权)人:华硕电脑股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1