存储设备级联方法、存储系统及存储设备技术方案

技术编号:2824350 阅读:502 留言:0更新日期:2012-04-11 18:40
本发明专利技术实施例公开一种存储设备级联方法、存储系统及存储设备。所述方法为:包括至少两个以上存储设备,每个存储设备包括至少两个互连端口,其中:第一存储设备将本设备的其中一个互连端口通过高速外部设备互联PCIE总线转接卡与从控制设备引出的PCIE总线线缆连接;所述第一存储设备将通过所述PCIE总线线缆输入的PCIE信号转换成至少两对以上相同的转换信号,并输出到本设备的其他互连端口;所述第一存储设备将所述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总线线缆进行连接。本发明专利技术实施例还提供一种存储系统及存储设备。本发明专利技术实施例技术方案能实现基于PCIE总线的多个存储设备级联,从而提高系统存储空间。

【技术实现步骤摘要】

本专利技术涉及通信
,具体涉及一种存储设备级联方法、存储系统 及存储设备。
技术介绍
随着技术的不断发展,存储设备朝高速、海量方向发展已经成为一个趋势。目前的高速存储设备主要还是以DDR ( Double Data Rate,双倍速率传输 模式)内存为存储介质。DDR内存其实也就是DDR SDRAM ( Double Data Rate SDRAM,双倍速率同步动态随才几存储器)。SDRAM在一个时钟周期内只传输 一次数据,它是在时钟的上升期进行数据传输;而DDR内存则是一个时钟周 期内传输两次数据,它能够在时钟的上升期和下降期各传输一次数据,因此 称为双倍速率同步动态随机存储器。DDR内存可以在与SDRAM相同的总线频 率下达到更高的数据传输率。对于存储设备,可以通过总线技术实现互相连接。自PCI (Peripheral Component Interconnect,外部设备互联)总线出现并替代ISA( Industry Standard Architecture,工业标准结构)总线以来,PCI成为一个标准总线规范,但随着 技术的不断发展,PCI总线也已经成为系统性能提高的瓶颈,需要制定一种新 型总线标准。目前正在研发的总线技术标准主要有PCI-X、 PCI Express (高速 PCI,简称PCIE)、 InfiniBand (无限带宽)等。PCI-X与PCI相比,允许连接的 单个PCI-X设备自己进行数据交换,断开没有数据交换的PCI-X的连接,以减 少总线的等待周期。PCIE,则是采用串行I/0传输技术,允许通过多组信号线 来提高传输带宽。PCIE不仅支持印刷电路板用作传输介质,而且能够利用铜 缆进行外部扩充,以便于外部连接和增大连接的距离。InfmiBand是一种交换 结构I/0技术,是通过中心InfiniBand交换机在各设备之间建立一个单一的连接 链路,并由中心InfiniBand交换机来控制。在对现有技术的研究和实践过程中,专利技术人发现现有技术存在以下的问题在现有技术中已经出现了将以DDR内存为存储介质的高速存储设备使用 InfiniBand总线实现连接的方案,但还没有出现基于PCIE总线的连接方案。
技术实现思路
本专利技术实施例要解决的技术问题是提供一种存储设备级联方法、存储系 统及存储设备,能够实现基于PCIE总线的多个存储设备级联,从而提高系统 存储空间。为解决上述技术问题,本专利技术所提供的实施例是通过以下技术方案实现的本专利技术实施例提供一种存储设备级联方法,包括至少两个以上存储设备, 每个存储设备包括至少两个互连端口,其中第一存储设备将本设备的其中 一个互连端口通过高速外部设备互联PCIE总线转接卡与从控制设备引出的 PCIE总线线缆连接;所述第一存储设备将通过所述PCIE总线线缆输入的 PCIE信号转换成至少两对以上相同的转换信号,并输出到本设备的其他互连 端口 ;所述第一存储设备将所述本设备的其他互连端口与本设备外的其他存 储设备使用PCIE总线线缆进行连接。本专利技术实施例提供一种存储系统,包括存储设备,用于提供存储空间, 所述存储设备为至少两个以上,每个存储设备包括至少两个互连端口;控制 设备,用于使用高速外部设备互联PCIE总线线缆与存储设备连接;第一存储 设备将本设备的其中一个互连端口通过PCIE总线转接卡与从所述控制设备 引出的PCIE总线线缆连接,将通过所述PCIE总线线缆输入的PCIE信号转 换成至少两对以上相同的转换信号,并输出到本设备的其他互连端口,将所 述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总线线缆进 行连接。本专利技术实施例提供一种存储设备,包括互连端口单元,含有进行连接 的互连端口,所述互连端口为至少两个以上;PCIE转换桥片,用于将输入的 PCIE信号转换成至少两对以上相同的转换信号;所述互连端口单元的其中一 个互连端口通过PCIE总线转接卡与从控制设备引出的PCIE总线线缆连接; 所述PCIE转换桥片将所述转换信号输出到所述互连端口单元的其他互连端口,所述互连端口单元的其他互连端口使用PCIE总线线缆与本设备外的其他 存储设备进行连接。上述技术方案可以看出,本专利技术实施例技术方案通过设置PCIE总线转4妻 卡,并在存储设备中设置基于PCIE总线的互连端口,那么第一存储设备将本 设备的其中一个互连端口通过PCIE总线转接卡与从控制设备引出的PCIE总 线线缆连接;将输入的PCIE信号转换成至少两对以上相同的转换信号,并输 出到本设备的其他互连端口 ,将所述本设备的其他互连端口与本设备外的其 他存储设备使用PCIE总线线缆进行连接,这样就实现了基于PCIE总线的多 个存储设备级联,从而提高系统存储空间。附图说明图l是本专利技术实施例一的级联方法示意图; 图2是本专利技术实施例二的级联方法示意图; 图3是本专利技术实施例三的级联方法示意图; 图4是本专利技术实施例存储系统结构示意图; 图5是本专利技术实施例存储设备结构示意图。具体实施方式本专利技术实施例提供了 一种存储设备级联方法,能够实现基于PCIE总线的 多个存储设备级联,从而提高系统存储空间。本专利技术实施例技术方案对至少两个以上的以第二版本双倍速率同步动态 随机存储器DDR2内存为存储介质的高速、海量存储设备,采用PCIE总线进 行级联,从而可极大地^是高系统的存储空间。本文中以DDR2内存为存储介 质的高速、海量存储设备称为RAMBOX设备,后续描述过程中采用RAMBOX 设备一词进行叙述。需要说明的是,本专利技术实施例技术方案是以DDR2内存 为存储介质的RAMBOX设备进行举例说明但不局限于此,对于其他的高速、 海量存储设备,也是可以采用本专利技术实施例技术方案,其原理是一样的。这里先对DDR2进行简单介绍。DDR2和DDR—样,采用了在时钟的上 升延和下降延同时进行数据传输的基本方式,但是最大的区别在于,DDR2(比特)预读取,是两倍于标准DDR内存的2bit预读取,这 就意味着,DDR2拥有两倍于DDR的预读系统命令数据的能力。本专利技术实施例中所提到的RAMBOX设备,其提供的带宽是普通硬盘的 30倍以上,是固态硬盘SSD(solid state disk)的4倍以上,并且具有自动备份 功能,强大的纠错功能。以下详细介绍本专利技术实施例级联方法。本专利技术实施例技术方案是基于PCIE总线的多个RAMBOX设备间进行操 作的技术方案,在多个RAMBOX设备之间,利用PCIE总线线缆和PCIE转 换桥片(PCIE SWITCH桥片)实现一台主机对N台(N大于等于1 )RAMBOX 设备的连接及访问。请参阅图l,是本专利技术实施例一的级联方法示意图。实施例一描述的是一种串行级联技术方案。如图1所示,主机Host与任意一台RAMBOX设备(图中显示为 RAMBOX1 )通过PCIE总线转接卡和PCIE总线线缆实现相连。主机Host是 作为控制设备。从主机Hos经PCIE总线线缆产生的PCIE信号经过RAMBOX 设备中的PCIE SWITCH桥片(例如PEX 8548/PEX 8508 )处理后可以延生 出多对PCIE信号,这些信号是相同的,其中一对供本RAMBOX设备使用, 其他各对的信号则输出到基于PCIE总线的专用互本文档来自技高网
...

【技术保护点】
一种存储设备级联方法,其特征在于,包括至少两个以上存储设备,每个存储设备包括至少两个互连端口,其中:第一存储设备将本设备的其中一个互连端口通过高速外部设备互联PCIE总线转接卡与从控制设备引出的PCIE总线线缆连接;所述第一存储设备将通过所述PCIE总线线缆输入的PCIE信号转换成至少两对以上相同的转换信号,并输出到本设备的其他互连端口;所述第一存储设备将所述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总线线缆进行连接。

【技术特征摘要】
1. 一种存储设备级联方法,其特征在于,包括至少两个以上存储设备,每个存储设备包括至少两个互连端口,其中第一存储设备将本设备的其中一个互连端口通过高速外部设备互联PCIE总线转接卡与从控制设备引出的PCIE总线线缆连接;所述第一存储设备将通过所述PCIE总线线缆输入的PCIE信号转换成至少两对以上相同的转换信号,并输出到本设备的其他互连端口;所述第一存储设备将所述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总线线缆进行连接。2、 根据权利要求1所述的存储设备级联方法,其特征在于将所述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总 线线缆进行连接具体为将本设备与控制设备连接的互连端口除外的其中一个互连端口 ,使用 PCIE总线线缆依次与本设备外的其他存储设备的互连端口串行相连。3、 根据权利要求1所述的存储设备级联方法,其特征在于将所述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总 线线缆进行连接具体为将本设备与控制设备连接的互连端口除外的其他互连端口,使用PCIE总 线线缆分别与本设备外的其他存储设备的互连端口相连。4、 根据权利要求1所述的存储设备级联方法,其特征在于将所述本设备的其他互连端口与本设备外的其他存储设备使用PCIE总 线线缆进行连接具体为将本设备与控制设备连接的互连端口除外的其中一个互连端口 ,使用 PCIE总线线缆依次与本设备外的其他存储设备的互连端口串行相连;将包括本设备在内的串行相连的存储设备中的每一个存储设备,使用 PCIE总线线缆分别与其他未串行相连的存储设备的互连端口相连。5、 根据权利要求1至4任一项所述的存储设备级联方法,其特征在于所述每个存储设备釆用第二版本双倍速率同步动态随机存储器DDR2内 存作为存储介质。6、 一种存储系统,其特征在于,包括存储设备,用于提供存储空间,所述存储设备为至少两个以上,每个存 储设备包括至少两个互连端口 ;控制设备,用于使用高速外部设备互联PCIE总线线缆与存储设备连接;第一存储设备将本设备的其中一个互连端口通过PCIE总线转接卡与从...

【专利技术属性】
技术研发人员:张英梗
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利