显示面板制造技术

技术编号:27933269 阅读:21 留言:0更新日期:2021-04-02 14:12
本申请提出了一种显示面板,所述显示面板包括显示区及非显示区,所述显示区内设置有数据线、扫描线以及引线,所述非显示区内设置有位于所述显示区第一侧的第一驱动电路,所述第一驱动电路包括级联的多个GOA单元,至少一所述GOA单元通过所述引线与所述扫描线电连接;同时,本申请还在除GOA单元外的非显示区内还设置有位于所述显示区第二侧的第二驱动电路,所述第二驱动电路与所述第一驱动电路相对设置,所述第二驱动电路包括至少一下拉模块,一所述下拉模块与至少两条所述引线电连接,其通过下拉模块将对应级的栅极驱动信号下拉至阈值电压,减小了栅极驱动信号下降沿所需要的时间,增加了像素的充电时间,改善了显示画面的均匀性。

【技术实现步骤摘要】
显示面板
本申请涉及显示领域,特别涉及一种显示面板。
技术介绍
阵列基板行驱动(GateDriveOnArray,GOA)技术,为将扫描线驱动电路集成在液晶面板的阵列基板上,从而在材料成本和制作工艺方面上降低产品成本。现有液晶显示器(LiquidCrystalDisplay,LCD)为了实现产品的窄边框设计,其通常将栅极驱动电路移至源极驱动电路的同侧。而对于该种结构的大尺寸显示器,由于信号传输路径较远以及串接了多个电容电阻负载,导致像素充电时间受到影响,降低了产品的品质。因此,目前亟需一种显示面板以解决上述技术问题。
技术实现思路
本申请提供一种显示面板,以解决现有栅极驱动电路中像素充电时间不足的技术问题。为解决上述问题,本申请提供的技术方案如下:本申请提供了一种显示面板,所述显示面板包括显示区及位于所述显示区外围的非显示区,所述显示区内设置有多条相互平行并依次排列的竖直的数据线、多条相互平行并依次排列的水平的扫描线、多条与所述数据线平行的引线以及呈阵列式排布的多个子像素,所述非显示区内设置有位于所述显示区第一侧的第一驱动电路,所述第一驱动电路包括级联的N个GOA单元,第n级GOA单元用于对第n级扫描线输出栅极驱动信号,至少一所述GOA单元通过所述引线与所述扫描线电连接,其中,第n级GOA单元为N个所述GOA单元中的任一者;所述非显示区内还设置有位于所述显示区第二侧的第二驱动电路,所述第二驱动电路与所述第一驱动电路相对设置,所述第二驱动电路包括至少一下拉模块,一所述下拉模块与至少两条所述引线电连接。在本申请的显示面板中,所述下拉模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极连接第一时钟信号源,所述第一薄膜晶体管的源极连接低压直流信号源,所述第一薄膜晶体管的漏极连接第n级GOA单元的栅极信号端。在本申请的显示面板中,所述下拉模块包括:第一下拉单元,用于将第n-4级GOA单元的栅极信号端的电位拉低至低压直流信号源;第二下拉单元,用于将第n级GOA单元的栅极信号端的电位拉低至低压直流信号源;反相器,用于将第一时钟信号源转换为第二时钟信号源;所述第一下拉单元与所述反相器和第一电容连接,所述第二下拉单元与所述反相器和所述第一电容连接,所述第一下拉单元、所述第二下拉单元以及所述反相器与所述低压直流信号源连接。在本申请的显示面板中,所述第一下拉单元包括第十二薄膜晶体管,所述第十二薄膜晶体管的栅极连接所述反相器和所述第一时钟信号源,所述第十二薄膜晶体管的源极连接第n-4级GOA单元的栅极信号端,所述第十二薄膜晶体管的漏极连接所述低压直流信号源。在本申请的显示面板中,所述第一下拉单元还包括第十二电容,所述第十二电容的第一端连接所述第十二薄膜晶体管的源极,所述第十二电容的第二端连接所述第二时钟信号源、所述反相器和所述第二下拉单元连接。在本申请的显示面板中,所述第二下拉单元包括第十一薄膜晶体管,所述第十一薄膜晶体管的栅极连接所述反相器和所述第二时钟信号源,所述第十一薄膜晶体管的源极连接第n级GOA单元的栅极信号端,所述第十一薄膜晶体管的漏极连接所述低压直流信号源。在本申请的显示面板中,所述第一下拉单元还包括第十一电容,所述第十一电容的第一端连接所述第十一薄膜晶体管的源极,所述第十一电容的第二端连接所述第一时钟信号源、所述反相器和所述第一下拉单元连接。在本申请的显示面板中,所述反相器包括第二十一薄膜晶体管、第二十二薄膜晶体管、第二十三薄膜晶体管以及第二十四薄膜晶体管;所述第二十一薄膜晶体管的栅极连接所述第二十一薄膜晶体管和所述第二十三薄膜晶体管的源极、高压直流信号源,所述第二十一薄膜晶体管漏极连接所述第二十二薄膜晶体管的源极和所述第二十三薄膜晶体管的栅极;所述第二十二薄膜晶体管的栅极连接所述第一下拉模块中第十二薄膜晶体管的栅极和所述第一时钟信号源,所述第二十二薄膜晶体管的漏极连接所述低压直流信号源;所述第二十二薄膜晶体管的漏极连接所述第二下拉单元中第十一薄膜晶体管的栅极、第二时钟信号源以及所述第二十四薄膜晶体管的源极;所述第二十四薄膜晶体管的栅极连接所述第一下拉模块中第十二薄膜晶体管的栅极和所述第一时钟信号源,所述第二十四薄膜晶体管的源极连接所述第二下拉单元中第十一薄膜晶体管的栅极、第二时钟信号源,所述第二十四薄膜晶体管的漏极连接所述低压直流信号源。在本申请的显示面板中,所述第一时钟信号源所发出的第一时钟信号与所述第二时钟信号源发出的第二时钟信号为占空比50%的低频信号,所述第一时钟信号和第二时钟信号的相位相差1/2。在本申请的显示面板中,所述显示区包括第一区和第二区,任一所述扫描线包括位于所述第一区的第一线段和位于所述第二区的第二线段,所述扫描线的第一线段通过第一引线与对应的GOA单元电连接,所述扫描线的第二线段通过第二引线与对应的GOA单元电连接。有益效果:本申请提出了一种显示面板,所述显示面板包括显示区及非显示区,所述显示区内设置有数据线、扫描线以及引线,所述非显示区内设置有位于所述显示区第一侧的第一驱动电路,所述第一驱动电路包括级联的多个GOA单元,至少一所述GOA单元通过所述引线与所述扫描线电连接;同时,本申请还在除GOA单元外的非显示区内还设置有位于所述显示区第二侧的第二驱动电路,所述第二驱动电路与所述第一驱动电路相对设置,所述第二驱动电路包括至少一下拉模块,一所述下拉模块与至少两条所述引线电连接,其通过下拉模块将对应级的栅极驱动信号下拉至阈值电压,减小了栅极驱动信号下降沿所需要的时间,增加了像素的充电时间,改善了显示画面的均匀性。附图说明下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。图1为本专利技术实施例提供的影响像素充电品质的时间tf示意图。图2为本专利技术实施例提供的第n级GOA单元G(n)的时间tf优化示意图。图3为本专利技术实施例提供的显示面板的第一种结构简图。图4为本专利技术实施例提供的显示面板中下拉模块的第一种示意图。图5为本专利技术实施例提供的显示面板中下拉模块的第一种时序信号图。图6为本专利技术实施例提供的显示面板中下拉模块的第二种示意图。图7为本专利技术实施例提供的显示面板中下拉模块的第二种时序信号图。图8为本专利技术实施例提供的显示面板的第二种结构简图。具体实施方式下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。现有液晶显示器为了实现产品的窄边框设计,其通常将栅极驱动电路移至源极驱动电路的同侧。而对于该种结构的大尺寸显示器,由于信号传输路径较远以及串接了多个电容电阻负载,导致像素充电时间受到影响,降低了本文档来自技高网...

【技术保护点】
1.一种显示面板,其特征在于,所述显示面板包括显示区及位于所述显示区外围的非显示区,所述显示区内设置有多条相互平行并依次排列的竖直的数据线、多条相互平行并依次排列的水平的扫描线、多条与所述数据线平行的引线以及呈阵列式排布的多个子像素,所述非显示区内设置有位于所述显示区第一侧的第一驱动电路,所述第一驱动电路包括级联的N个GOA单元,第n级GOA单元用于对第n级扫描线输出栅极驱动信号,至少一所述GOA单元通过所述引线与所述扫描线电连接,其中,第n级GOA单元为N个所述GOA单元中的任一者;/n所述非显示区内还设置有位于所述显示区第二侧的第二驱动电路,所述第二驱动电路与所述第一驱动电路相对设置,所述第二驱动电路包括至少一下拉模块,一所述下拉模块与至少两条所述引线电连接。/n

【技术特征摘要】
1.一种显示面板,其特征在于,所述显示面板包括显示区及位于所述显示区外围的非显示区,所述显示区内设置有多条相互平行并依次排列的竖直的数据线、多条相互平行并依次排列的水平的扫描线、多条与所述数据线平行的引线以及呈阵列式排布的多个子像素,所述非显示区内设置有位于所述显示区第一侧的第一驱动电路,所述第一驱动电路包括级联的N个GOA单元,第n级GOA单元用于对第n级扫描线输出栅极驱动信号,至少一所述GOA单元通过所述引线与所述扫描线电连接,其中,第n级GOA单元为N个所述GOA单元中的任一者;
所述非显示区内还设置有位于所述显示区第二侧的第二驱动电路,所述第二驱动电路与所述第一驱动电路相对设置,所述第二驱动电路包括至少一下拉模块,一所述下拉模块与至少两条所述引线电连接。


2.根据权利要求1所述的显示面板,其特征在于,所述下拉模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极连接第一时钟信号源,所述第一薄膜晶体管的源极连接低压直流信号源,所述第一薄膜晶体管的漏极连接第n级GOA单元的栅极信号端。


3.根据权利要求1所述的显示面板,其特征在于,所述下拉模块包括:
第一下拉单元,用于将第n-4级GOA单元的栅极信号端的电位拉低至低压直流信号源;
第二下拉单元,用于将第n级GOA单元的栅极信号端的电位拉低至低压直流信号源;
反相器,用于将第一时钟信号源转换为第二时钟信号源;
所述第一下拉单元与所述反相器和第一电容连接,所述第二下拉单元与所述反相器和所述第一电容连接,所述第一下拉单元、所述第二下拉单元以及所述反相器与所述低压直流信号源连接。


4.根据权利要求3所述的显示面板,其特征在于,所述第一下拉单元包括第十二薄膜晶体管,所述第十二薄膜晶体管的栅极连接所述反相器和所述第一时钟信号源,所述第十二薄膜晶体管的源极连接第n-4级GOA单元的栅极信号端,所述第十二薄膜晶体管的漏极连接所述低压直流信号源。


5.根据权利要求4所述的显示面板,其特征在于,所述第一下拉单元还包括第十二电容,所述第十二电容的第一端连接所述第十二薄膜晶体管的源极,所述第十二电容的第二端连接所述第二时钟信号源、所述反相器和所述第二下拉单元连...

【专利技术属性】
技术研发人员:刘毅
申请(专利权)人:TCL华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1