一种抗单粒子瞬态的低电平复位电路制造技术

技术编号:27775891 阅读:25 留言:0更新日期:2021-03-23 13:14
本发明专利技术公开一种抗单粒子瞬态的低电平复位电路,包括两级以上的缓冲器单元,各级缓冲器单元依次串联连接,各级缓冲器单元中处于末端位置处的末级缓冲器单元为加固缓冲器单元,加固缓冲器单元包括依次连接的或非门电路以及反相器电路,或非门电路包括相互连接的第一晶体管、第二晶体管、延时单元以及第一电阻,反相器电路包括相互连接的第三晶体管以及第二电阻,当输入信号为高电平时,第一晶体管、第二晶体管以及第三晶体管均为打开状态。

【技术实现步骤摘要】
一种抗单粒子瞬态的低电平复位电路
本专利技术涉及CMOS集成电路
,尤其涉及一种抗单粒子瞬态的低电平复位电路。
技术介绍
在宇宙空间中,存在大量高能粒子(质子、电子、重离子等)。集成电路受到这些高能粒子轰击后,会产生单粒子瞬态脉冲。单粒子瞬态脉冲对于集成电路的正常工作将产生极大的负面影响,例如,当单粒子瞬态脉冲传播至时序电路单元复位端口时,由于时序单元采用异步复位模式,只需满足复位信号最小脉冲宽度即可立刻使时序单元发生复位,改变时序单元所存储的数据值。由于复位信号是一个全局信号,若单粒子瞬态脉冲在复位电路根节点产生,那么就会使得整个集成电路复位,从而造成错误。单粒子瞬态现已成为软错误的一个主要来源。因此,有必要针对复位电路进行抗单粒子瞬态加固。CMOS集成电路复位电路通常由CMOS缓冲器构成,传统CMOS缓冲器由多个晶体管构成,当CMOS缓冲器工作时,必然会有晶体管处于关闭状态,而这种处于关闭状态的晶体管对粒子轰击是敏感的。当高能粒子轰击CMOS缓冲器中处于关闭状态的晶体管时,即会有单粒子瞬态产生,因而CMOS缓冲器对单粒子瞬态是本文档来自技高网...

【技术保护点】
1.一种抗单粒子瞬态的低电平复位电路,包括两级以上的缓冲器单元,各级缓冲器单元依次串联连接,其特征在于,各级缓冲器单元中处于末端位置处的末级缓冲器单元为加固缓冲器单元,所述加固缓冲器单元包括依次连接的或非门电路以及反相器电路,所述或非门电路包括相互连接的第一晶体管N1、第二晶体管N2、延时单元以及第一电阻R1,所述反相器电路包括相互连接的第三晶体管P1以及第二电阻R2,当输入信号为高电平时,所述第一晶体管N1、第二晶体管N2以及第三晶体管P1均为打开状态。/n

【技术特征摘要】
1.一种抗单粒子瞬态的低电平复位电路,包括两级以上的缓冲器单元,各级缓冲器单元依次串联连接,其特征在于,各级缓冲器单元中处于末端位置处的末级缓冲器单元为加固缓冲器单元,所述加固缓冲器单元包括依次连接的或非门电路以及反相器电路,所述或非门电路包括相互连接的第一晶体管N1、第二晶体管N2、延时单元以及第一电阻R1,所述反相器电路包括相互连接的第三晶体管P1以及第二电阻R2,当输入信号为高电平时,所述第一晶体管N1、第二晶体管N2以及第三晶体管P1均为打开状态。


2.根据权利要求1所述的抗单粒子瞬态的低电平复位电路,其特征在于:所述或非门电路中,所述第一晶体管N1的栅极、所述延时单元的输入端均连接至输入信号端,所述第一晶体管N1、第二晶体管N2的源极均接地,所述第一晶体管N1、第二晶体管N2的漏极均分别连接至所述反相器电路的输入端以及通过所述第一电阻R1连接电源,所述延时单元的输出端连接至第二晶体管N2的栅极。


3.根据权利要...

【专利技术属性】
技术研发人员:吴振宇刘必慰梁斌郭阳胡春媚池雅庆陈建军黄鹏程宋睿强袁珩洲
申请(专利权)人:中国人民解放军国防科技大学
类型:发明
国别省市:湖南;43

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1