【技术实现步骤摘要】
一种访问通道硬件切换控制电路
本技术涉及电子技术,具体地讲是一种访问通道硬件切换控制电路。
技术介绍
通信设备的单板上芯片的稳定性和可靠性逐步提高,但为了增强芯片所属系统的健壮性,将处理器CPU(Master,主设备)访问芯片(Slave,备设备)双的I2C进行备份设计。图1为现有备份I2C通道连接芯片的电路示意图,图1中,CPU通过I2C总线1对芯片进行访问,当I2C总线1出现故障后,CPU软件识别检测到故障,将访问通道切换I2C总线,实现访问芯片的I2C总线通道的物理备份。但是图1所示方法的缺点在于,首先,通过软件切换访问通道开关的控制方式占用额外的CPU管脚或者逻辑管脚资源;其次,I2C总线1接口挂死后等待软件超时判断再进行开关切换,会花费较多的时间和资源,导致响应不及时;并且访问芯片的两个I2C总线的接口必须在一个CPU,才能实现软件切换访问通道。
技术实现思路
本技术的目的在于,提供一种访问通道硬件切换控制电路,可以实现单个或多个处理器访问同一个芯片的I2C访问通道的硬件切换。 >为实现上述目的,本本文档来自技高网...
【技术保护点】
1.一种访问通道硬件切换控制电路,其特征在于,包括:/n连接于主访问通道的第一串行数据线(SDA1)和第一串行时钟线(SCL1)分别通过第一电阻(R1)和第二电阻(R2)连接到开关(SW1);其中,所述第一电阻(R1)和第二电阻(R2)连接到第一电压(Vcc1);/n连接于备访问通道的第二串行数据线(SDA2)和第二串行时钟线(SCL2)分别通过第三电阻(R3)和第四电阻(R4)连接到所述开关(SW1);其中,第三电阻(R3)和第四电阻(R4)连接到第二电压(Vcc2);/n所述第二串行时钟线与单稳态触发器的第一管脚(A)连接;所述单稳态触发器的第二管脚(B)通过第五电阻连 ...
【技术特征摘要】
1.一种访问通道硬件切换控制电路,其特征在于,包括:
连接于主访问通道的第一串行数据线(SDA1)和第一串行时钟线(SCL1)分别通过第一电阻(R1)和第二电阻(R2)连接到开关(SW1);其中,所述第一电阻(R1)和第二电阻(R2)连接到第一电压(Vcc1);
连接于备访问通道的第二串行数据线(SDA2)和第二串行时钟线(SCL2)分别通过第三电阻(R3)和第四电阻(R4)连接到所述开关(SW1);其中,第三电阻(R3)和第四电阻(R4)连接到第二电压(Vcc2);
所述第二串行时钟线与单稳态触发器的第一管脚(A)连接;所述单稳态触发器的第二管脚(B)通过第五电阻连接到第三电压(Vcc3);所述单稳态触发器的复位管脚(CLR)通过第六电阻连接到第四电压(Vcc4);
所述单稳态触发器的外接电容端(CEXT)连接第一电容(C1),所述第一电容(C1)和第七电阻(R7)串联,所述单稳态触发器的外接电阻端(REXT/CEXT)连接到所述第一电容(C1)和所述第七电阻的串联连接点,所述第七电阻(R7)的另一端连接至第五电压(Vcc5);
所述单稳态触发器的输出端(Q)连接MOS管(T1)的栅极,所述MOS管(T1)的源极接地,所述MOS管(T1)的漏极通过第八电阻(R8)的一端连接到所述开关(SW1),且另一端连接到第六电压(Vcc6);
连接于所述开关(SW1)的第三串行数据线(SDA3)和第三串行时钟线(SCL3)分别通过第九电阻(R9)和第十电阻(R10)的一...
【专利技术属性】
技术研发人员:严伟,
申请(专利权)人:新华三信息安全技术有限公司,
类型:新型
国别省市:安徽;34
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。