时序测试方法、系统、装置及存储介质制造方法及图纸

技术编号:27738620 阅读:31 留言:0更新日期:2021-03-19 13:31
本申请提供时序测试方法、系统、装置及存储介质,方法中通过从待测的数字电路模块的预设时序参数数据提取时序信息;根据所述预设时序参数数据产生噪声信息;根据所述时序信息产生严格时序要求的第一时序激励信号;令所述噪声信息作用于所述第一时序激励信号以得到第二时序激励信号,以用于所述数字电路模块的时序仿真而得到时序仿真结果,并根据所述时序仿真结果得到对待测的数字电路模块的时序测试结果。在数字电路模块的时序验证中引入噪声,使时序验证更加贴合实际运行环境,令验证结果更加可靠,且对于一些定制化电路设计中的未考虑噪声的时序验证方式,能有效提升其可靠性。

【技术实现步骤摘要】
时序测试方法、系统、装置及存储介质
本申请实施例涉及芯片设计
,尤其涉及时序测试方法、系统、装置及存储介质。
技术介绍
在数字集成电路中,通常会提到知识产权核或知识产权(IntellectualProperty,IP)模块,指的是预先设计好的电路功能模块,数字IP即预先设计好的特定功能的数字电路模块。对于数字电路模块而言,时序正确是保证其功能正常且性能达标的首要参数。相反时序违例轻则影响性能,使数字电路模块达不到预期速度,重则功能错误,导致下游和上层功能错误。诸多集成电路设计公司、各大电子设计自动化(ElectronicDesignAutomation,EDA)厂商都设计出大量的质量保证(QualityAssurance,QA)方法和抽象模型,来模拟电路时序并检查所模拟的时序结果的正确性。例如,在物理设计阶段,形成版图后的带有寄生电阻电容参数的电路网表进行后仿真,以检查其时序和功耗裕度等,提取时序参数文件(例如.lib格式),然后围绕该时序参数文件开展围绕各种检测,避免时序违例而保障时序的正确性。在电路在工本文档来自技高网...

【技术保护点】
1.一种时序测试方法,其特征在于,包括:/n从待测的数字电路模块的预设时序参数数据提取时序信息;/n根据所述时序信息产生严格时序要求的第一时序激励信号;/n根据所述预设时序参数数据产生噪声信息;/n令所述噪声信息作用于所述第一时序激励信号以得到第二时序激励信号,以用于所述数字电路模块的时序仿真而得到时序仿真结果,并根据所述时序仿真结果得到对待测的数字电路模块的时序测试结果。/n

【技术特征摘要】
1.一种时序测试方法,其特征在于,包括:
从待测的数字电路模块的预设时序参数数据提取时序信息;
根据所述时序信息产生严格时序要求的第一时序激励信号;
根据所述预设时序参数数据产生噪声信息;
令所述噪声信息作用于所述第一时序激励信号以得到第二时序激励信号,以用于所述数字电路模块的时序仿真而得到时序仿真结果,并根据所述时序仿真结果得到对待测的数字电路模块的时序测试结果。


2.根据权利要求1所述的时序测试方法,其特征在于,所述严格时序要求指的是:产生所述第一时序激励信号所使用的获取自时序信息的时序参数,较预设时序参数数据中对应的时序参数相同或更短;所述对应的时序参数包括:信号的建立时间及保持时间。


3.根据权利要求2所述的时序测试方法,其特征在于,所述对应的时序参数还包括:路径延迟、周期时间中的至少一种。


4.根据权利要求1所述的时序测试方法,其特征在于,所述根据所述预设时序参数数据产生噪声信息,包括:
从所述预设时序参数数据提取噪声模型参数;
根据所述噪声模型参数建立噪声模型;
通过所述噪声模型产生所述噪声信息。


5.根据权利要求4所述的时序测试方法,其特征在于,所述噪声模型的类型包括以下一种:复合电流源噪声模型、有效电流源噪声模型、静态噪声模型、动态噪声模型及噪声免疫模型。


6.根据权利要求1或2所述的时序测试方法,其特征在于,所述噪声信息作用于数字电路模块的方式,包括以下至少一种:
对数字电路模块中的数据路径引入负噪声,对数字电路模块中的时钟路径引入负噪声;
对数字电路模块中的数据路径引入正噪声,对数字电路模块中的时钟路径引入负噪声;
对数字电路模块中的数据路径引入负噪声,对数字电路模块中的时钟路径引入正噪声;
对数字电路模块中的数据路径引入正噪声,对数字电路模块中的时钟路径引入正噪声。


7.根据权利要求1所述时序测试方法,其特征在于,所述令所述噪声信息作用于所述第一时序激励信号以得到第二时序激励信号,以用于所述数字电路模块的时序仿真而得到时序仿真结...

【专利技术属性】
技术研发人员:孙燃姚其爽
申请(专利权)人:海光信息技术股份有限公司
类型:发明
国别省市:天津;12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1