【技术实现步骤摘要】
本技术为涉及时序控制电路的自动打铃器,主要由集成元件构成,特别适用于大学、中学、小学的打铃报时。现有技术的自动打铃器均以一种称为实时钟的大规模集成元件做为其计时系统的核心元件,或以软件编程方式在单板计算机上实现。它们的计算方式都是按每日24小时(或12小时),每时60分,每分60秒的原则进行的;另外,它们一般都要用市电(220V或110V)经降压整流供其电路使用。因此,现有技术的自动打铃器,存在如下的缺点按上述计时方式设计的自动打铃器,其电路比较复杂,所用元件多,成本较高,有的需编程序,使用麻烦,同时,由于市电的不稳定性,极易造成电子元件的损坏,尤其在夏季的雷雨天气,这种危险性就更大,而且,一旦市电突然中断,或者进行市电的暂时停电检修,自动打铃器就会完全失效。本技术的目的是提供一种采用新计时方式的自动打铃器,以干电池作为工作电源,克服已有自动打铃器的缺点。本技术由计时系统电路、逻辑电路、功放电路三部份构成。其计时系统电路采用了只以分为单位的计时方式,即按每日1440分钟来进行。因而,本技术选用了功耗极底,抗干拢性强的CMOS中、小规模集成元件,并重新设计了计时系统电路。在该计时系统电路中,由晶体振荡器,分频器,二进制计数器和四输入或门组成秒、分信号发生电路;由三个十进制计数器,D触发器,三输入或门组成计时电路。秒、分信号发生电路产生以秒或分为间隔单位的方波信号,通过计时电路进行确定时段累加计时。另外,在计时系统电路中,还作了如下三方面的处理(1)为保证自动打铃器正常工作,在十进制计数器U6脚3同地线之间接有一个大于100微微法的电容器C4;(2)为了能对该自 ...
【技术保护点】
一种由计时系统电路、逻辑电路、功放电路三部份组成的自动打铃器,其特征在于:a、所说计时系统电路含有的秒、分信号发生电路包括晶体振荡器,分频器u↓〔1〕,二进制计数器u↓〔2〕和一个四输入或门u↓〔3〕,b、含有的能对秒信号或者分信号 进行确定时段累加计时的计时电路包括三个十进制计数器u↓〔6〕、u↓〔7〕、u↓〔8〕,D触发器u↓〔4〕和一个三输入或门u↓〔18〕。
【技术特征摘要】
1.一种由计时系统电路、逻辑电路、功放电路三部份组成的自动打铃器,其特征在于a、所说计时系统电路含有的秒、分信号发生电路包括晶体振荡器,分频器u1,二进制计数器u2和一个四输入或门u3,b、含有的能对秒信号或者分信号进行确定时段累加计时的计时电路包括三个十进制计数器u6、u7、u8,D触发器u4和一个三输入或门u18。2.按照权利要求1...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。