一种采用多个环形延迟链的TDC电路系统技术方案

技术编号:27683929 阅读:60 留言:0更新日期:2021-03-17 03:39
本发明专利技术涉及一种采用多个环形延迟链的TDC电路系统,属于时间精密测量领域。该系统包括延迟器、与门电路和D触发器,且该系统通过将START信号同时引入环形结构的延迟线,然后在STOP信号来临时也同时引入各个延迟线上D触发器的时钟端口对延迟线状态进行采样,计算通过延迟单元的个数。本发明专利技术通过将每个环形延迟线的首个延迟单元以及末位的延迟单元用与门以及反相器代替,但延迟时间通过设计与其他延迟单元一致,这样此结构在不耗费其他资源的条件下,减少使用延迟单元以及触发器就达到了传统结构所达到的测量效果。

【技术实现步骤摘要】
一种采用多个环形延迟链的TDC电路系统
本专利技术属于时间精密测量领域,涉及一种采用多个环形延迟链的TDC电路系统。
技术介绍
TDC(TimetoDigitalConverters)即时间数字转换技术,又称时间数字转换器。是由多学科、多
交叉形成的一门专业技术,包含了物理、数学、电路、信号处理和检测技术等内容。它能处理两个异步信号之间的时间间隔,将其转换为数字信号并存储,然后将数据传送给处理器进行运算。其在精密测量中有着极为重要的地位,许多应用领域的先进水平与时间间隔测量的精度密切相关。日常生活中我们对时间的测量没有特别高的精度要求,但在高精度测量领域,往往要求时间数字转换器达到ps级的测时精度,对高性能时间数字转换器的研究就凸显出了重要性。时间数字转换器以其高精度的测量和优越的性能常常被用在雷达测距和激光测距领域、激光制导领域、航空航天领域、电子测量领域、医学领域以及高能物理等领域中。在激光测距领域,TDC通过对激光脉冲的时间间隔的测量,来获得待测物体的距离信息,再由此得到精确的位置信息;在航空航天领域,通过测量反射波与反射波之间的时间间隔来对飞行器的高度进行标定并准确导航;在电子测量领域中,TDC是信号发生仪、示波器、逻辑分析仪等器件的核心模块;在医学领域,TDC是正电子断层扫描仪的重要组成部分;在高能物理领域里面,TDC主要用于测量粒子的飞行时间,以达到甄别粒子种类的目的。在超声波液体流量测量中,TDC通过对先后接收到的顺流以及逆流超声波信号时间间隔的测量来实现流量计量。TDC在众多领域都扮演着极其重要的角色。早期TDC电路通常由印刷线路板上的分立元件组成。且通常是模拟数字混合电路。由分立元件组成的TDC电路功耗高,面积大,稳定性差。随着超大规模集成电路VLSI技术的迅速发展出现了高精度的TDC芯片,在保持原有的高分辨率的前提下,提高了集成度,降低了功耗,并大大减小了电路的面积。TDC电路设计开始从传统的在PCB板上实现的模拟式电路逐渐进入数字化高集成度、低功耗、高性能电路时代,该类芯片也开始广泛应用于物理实验、工业测量以及军事国防当中,逐渐成为当今高精度时间测量领域的主流。现有实现数字化TDC的技术手段目前主要可通过专用集成电路(ApplicationSpecificIntegratedCircuit,ASIC)技术以及现场可编程门阵列(FieldProgrammableGateArray,FPGA)技术两种。后者设计成本低、开发周期短且具有很好的灵活性,但是由于受布局布线延迟的影响,基于FPGA的TDC精度较低;而基于ASIC的设计方式虽然设计周期比较长,但是能够达到较高的测试精度,这也是当前的研究热点之一。目前国内TDC的设计较多都基于FPGA进行研究与设计,面向工程应用的专用TDC芯片较少。其中利用FPGA的一般采用抽头延迟链的方法来进行设计,精度可达到百ps级精度;而在ASIC设计中,TI公司就采用基于环形振荡器以及计数器结构设计了一款TDC芯片:TDC-7200,其能达到55ps的最低分辨率。
技术实现思路
有鉴于此,本专利技术的目的在于提供一种采用多个环形延迟链的TDC电路系统,本设计相较于传统抽头延迟链结构,使用更少资源即可实现同等的测量结果。完成两个信号之间的高精度时间测量,同时也保持较大的动态测量范围。为达到上述目的,本专利技术提供如下技术方案:一种采用多个环形延迟链的TDC电路系统,该系统包括延迟器、与门电路和D触发器,且该系统通过输出的格雷码值判断通过多少个延迟器来计算两个信号之间的时间差值。可选地,延迟单元包括与门电路和延迟器,且门电路与延迟器电连接构成环形结构,该环形结构与D触发器电连接,且该环形结构即为延迟线。可选地,系统计算通过延迟单元的个数的步骤为:该系统通过将START信号同时引入环形结构的延迟线,然后在STOP信号来临时也同时引入各个延迟线上D触发器的时钟端口对延迟线状态进行采样,计算通过延迟单元的个数。可选地,Q0、Q1、Q2、Q3以及Q4是d触发器采样后的输出结果,且分别与D触发器电连接。可选地,该系统还包括测量控制电路、粗计数器、校准单元、编码电路、寄存器、ALU电路和SPI接口;所述系统分别与寄存器、粗计数器、校准单元和TDC电路信号连接;粗计数器和校准单元均与寄存器信号连接;TDC电路与编码电路信号连接;寄存器与ALU电路信号连接;寄存器与SPI接口信号连接;START以及STOP信号给TDC电路以及粗计数器单元;其中粗计数器完成对外部时钟测量来达到粗计时的需求;粗计数器模块通过将START以及STOP信号引入,使其对外部参考时钟进行计数,统计两个信号之间通过多少个时钟周期来得到粗测量时间的值;校准单元即通过提前运用TDC电路对外部参考时钟的一个以及两个周期进行测量,将测得结果寄存下来,以便后面进行校准;测量表达式如下:T=Tclk×((Nc2-Nc1)+(Nf1-Nf2)/(Nj2-Nj1))其中Nc2-Nc1代表对外部参考时钟计数的粗测量值,Nj1以及Nj2代表本设计TDC系统测量一个外部时钟周期和两个外部时钟周期测量值,Nf1代表START信号到下一个参考时钟的精细测量值,Nf2代表STOP信号到下一个参考时钟的精细测量值;ALU电路通过测量表达式来计算时间间隔;外部微处理器通过SPI通信接口读出时间间隔的值,然后进行数据的进一步处理计算,将结果显示在外部设备上。本专利技术的有益效果在于:本专利技术设计通过将每个环形延迟线的首个延迟单元以及末位的延迟单元用与门以及反相器代替,但延迟时间通过设计与其他延迟单元一致,这样此结构在不耗费其他资源的条件下,减少使用了延迟单元以及d触发器采样单元,也能达到传统结构所达到的测量效果,同时输出结果是格雷码,相比传统抽头延迟线的温度计码更容易编码。本专利技术的其他优点、目标和特征在某种程度上将在随后的说明书中进行阐述,并且在某种程度上,基于对下文的考察研究对本领域技术人员而言将是显而易见的,或者可以从本专利技术的实践中得到教导。本专利技术的目标和其他优点可以通过下面的说明书来实现和获得。附图说明为了使本专利技术的目的、技术方案和优点更加清楚,下面将结合附图对本专利技术作优选的详细描述,其中:图1为抽头延迟线基本原理图;图2为多个环形延迟线TDC电路原理图;图3为整体测时系统结构图;图4为TDC系统测量时序图;图5为TDC系统测量流程图;图6为TDC电路结构仿真图。具体实施方式以下通过特定的具体实例说明本专利技术的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本专利技术的其他优点与功效。本专利技术还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本专利技术的精神下进行各种修饰或改变。需要说明的是,以下实施例中所提供的图示仅以示意方本文档来自技高网
...

【技术保护点】
1.一种采用多个环形延迟链的TDC电路系统,其特征在于:所述系统包括延迟器、与门电路和D触发器,且该系统通过输出的格雷码值判断通过多少个延迟器来计算两个信号之间的时间差值。/n

【技术特征摘要】
1.一种采用多个环形延迟链的TDC电路系统,其特征在于:所述系统包括延迟器、与门电路和D触发器,且该系统通过输出的格雷码值判断通过多少个延迟器来计算两个信号之间的时间差值。


2.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:所述延迟单元包括与门电路和延迟器,且门电路与延迟器电连接构成环形结构,该环形结构与D触发器电连接,且该环形结构即为延迟线。


3.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:所述系统计算通过延迟单元的个数的步骤为:该系统通过将START信号同时引入环形结构的延迟线,然后在STOP信号来临时也同时引入各个延迟线上D触发器的时钟端口对延迟线状态进行采样,计算通过延迟单元的个数。


4.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:所述Q0、Q1、Q2、Q3以及Q4是d触发器采样后的输出结果,且分别与D触发器电连接。


5.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:该系统还包括测量控制电路、粗计数器、校准单元、编码电路、寄存器、ALU电路和SPI接口;
所述系统分别与寄存...

【专利技术属性】
技术研发人员:张红升李洁马小东刘红江刘挺丁太云
申请(专利权)人:重庆邮电大学
类型:发明
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1