用于实现3D铁电非易失性数据储存的3DFeFET的架构、结构、方法和存储阵列技术

技术编号:27540143 阅读:17 留言:0更新日期:2021-03-03 11:33
一种三维存储架构,所述三维存储架构包括存储单元的顶部单元阵列、存储单元的底部单元阵列、耦合到阵列的多个字线、以及耦合到字线并且可操作以选择性地激活字线的多个字线解码器。多个字线解码器从底部单元阵列的第一边缘和从底部单元阵列的第二边缘延伸,第二边缘与第一边缘是相对的,其中,多个字线解码器包括字线解码器的第一部分和字线解码器的第二部分,并且其中,字线解码器的第一部分相对于字线解码器的第二部分沿平行于、或基本平行于第一边缘和第二边缘的方向移动。第一边缘和第二边缘的方向移动。第一边缘和第二边缘的方向移动。

【技术实现步骤摘要】
【国外来华专利技术】用于实现3D铁电非易失性数据储存的3D FeFET的架构、结构、方法和存储阵列


[0001]本公开总体上涉及包括铁电场效应晶体管的三维电子存储器,并且更具体地,涉及增加存储单元的数据储存密度并减少存储位成本。

技术介绍

[0002]通过改进工艺技术、电路设计、编程算法、和制造工艺,将平面存储单元缩放到更小的尺寸。然而,随着存储单元的特征尺寸接近下限,平面工艺和制造技术变得具有挑战性且成本高昂。这样,平面存储单元的存储密度接近上限。
[0003]铁电随机存取存储器(FeRAM)使用平面晶体管作为用于铁电存储单元的选择器件以形成二维存储阵列。FeRAM是类似于动态随机存取存储器 (DRAM)的随机存取存储器,但是FeRAM使用具有铁电电容器而不是电介质电容器的存储单元来储存数据。存在两种类型的FeRAM,一种使用铁电电容器来储存数据,并且另一种使用铁电场效应晶体管(FeFET)来储存数据。与常规的FeRAM 1T-1C存储单元相比,FeFET是不具有独立的铁电电容器的1T/C存储单元。FeFET在互补金属氧化物半导体(CMOS)晶体管中并入铁电栅极电介质。因此,FeFET表现出非易失性特性,这是由于以下事实:即使在去除电源电压时,现在铁电栅极绝缘体的两个稳定的残余极化状态也会修改阈值电压。因此,二进制状态被编码在晶体管的阈值电压中。
[0004]二维平面FeFET的存储位密度高度依赖于晶体管尺寸,其中最小存储单元尺寸由电容要求限定,以便表示数据差异。结果,有必要实施新颖的三维(3D)存储单元结构以进一步减少单元占用面积和位成本。

技术实现思路

[0005]包括以下的
技术实现思路
以便提供对本公开的方面和特征的基本理解。该
技术实现思路
不是广泛的概述,并且因此,其并非旨在特别地标识关键或重要的元件或描绘本公开的范围。其唯一目的是以概括的格式提出概念。
[0006]在一个方面,提出了用于实施3D铁电场效应晶体管(FeFET)以实现 3D铁电非易失性数据储存的新的单元结构,从而增加数据储存密度并减少存储位成本。3D FeFET是具有凹陷的铁电栅极氧化物的垂直栅极全环绕晶体管,以在4F2单元占用面积中实现非易失性,其中F是最小处理尺寸。在当前的新的单元结构中,交叉点阵列采用有垂直的位线(BL)和垂直的字线(WL),并且可以与3D FeFET存储单元堆叠在两个或更多个堆栈 (deck)中,以在两个堆栈中实现2F2的有效单元尺寸,并且在四个堆栈中实现1F2的有效单元尺寸,其中F是最小处理尺寸。
[0007]由于3D垂直FeFET存储单元,使用FeFET产生最小的4F2单元尺寸。由于将存储单元构建到存取晶体管中的1T/C存储单元,3D垂直FeFET存储单元也具有更低的工艺成本。交叉点架构和垂直晶体管在每个堆栈上实现4F2的有效单元尺寸。通过用多个堆栈,具有共享的
位线的3D FeFET架构用多个堆栈增加了存储位密度并降低了硅成本。该架构为FeFET单元的两个堆栈实现了2F2的有效单元尺寸,并且为FeFET单元的四个堆栈实现了1F2的有效单元尺寸。
[0008]用于实施3D FeFET存储阵列的交叉点架构包括多个单元堆栈,该多个单元堆栈包括垂直栅极全环绕FeFET单元,其中,多个单元堆栈被堆叠。垂直栅极全环绕FeFET单元实现交叉点阵列并提供每堆栈的4F2的有效单元尺寸。垂直栅极全环绕FeFET实现4F2单元面积,而多个单元堆栈共享位线。垂直栅极全环绕FeFET单元是1T/C单元。
[0009]三维存储阵列包括交叉点阵列架构。交叉点阵列架构包括多个单元堆栈,该多个单元堆栈包括字线和位线。多个单元堆栈的字线是平行的或垂直的,并且多个单元堆栈的位线垂直于字线。多个单元堆栈还包括FeFET 单元。FeFET单元包括垂直FeFET晶体管。FeFET单元通过垂直FeFET晶体管被位线访问。
[0010]三维FeRAM存储单元包括垂直栅极全环绕FeFET。垂直栅极全环绕FeFET包括凹陷的铁电栅极电介质和实心或空心沟道。
[0011]制造三维存储阵列的方法包括:形成用于第一堆栈的平行的多晶硅字线;在平行的多晶硅字线中形成垂直沟道孔的阵列;使垂直沟道孔的阵列中的一部分凹陷;将铁电栅极电介质材料沉积到凹陷中;将垂直晶体管插入到垂直沟道中以在垂直晶体管上形成三维FeFET存储单元。垂直晶体管是实心或空心的。该方法还可以包括形成平行的位线以及将平行的位线垂直于平行的多晶硅字线进行放置。可以重复该方法以形成第二堆栈。
附图说明
[0012]当考虑参考示例性实施例和附图的以下描述时,将进一步理解本公开的前述方面、特征和优点,其中,相似的附图标记表示相似的元件。在描述附图中示出的本公开的示例性实施例时,为了清楚起见,可以使用特定的术语。然而,本公开的方面不旨在限于所使用的特定的术语。
[0013]图1是现有的平面存储单元的区段的等距视图。
[0014]图2是现有的平面存储阵列的区段的平面图。
[0015]图3A和图3B是根据实施例的三维交叉点存储器的区段的平面图。
[0016]图4是根据图3A和图3B的实施例的三维交叉点存储器的存储阵列的区段的平面图。
[0017]图5A和图5B是根据额外的实施例的三维交叉点存储器的区段的平面图。
[0018]图6是根据实施例的三维交叉点存储器的区段的平面图。
[0019]图7是根据实施例的三维交叉点存储器的区段的平面图。
[0020]图8是根据实施例的三维交叉点存储器的区段的平面图。
[0021]图9是根据实施例的三维交叉点存储器的区段的平面图。
[0022]图10是根据实施例的三维交叉点存储器的区段的平面图。
[0023]图11是根据实施例的三维交叉点存储器的区段的平面图。
[0024]图12是根据实施例的三维交叉点存储器的区段的平面图。
具体实施方式
[0025]本技术被应用于三维存储器领域。图1示出了平面存储单元的一般性示例。具体地,图1是使用FeFET来储存数据的现有的铁电随机存取存储器(FeRAM)单元的平面图。存储单元10包括FeFET 11,FeFET 11附接到在FeFET的一个表面上沿X方向延伸的字线14。FeFET 11还附接到在 FeFET的另一个表面上的基板12。该存储单元还可以包括位线(未示出) 和沿Y方向延伸的字线14,该位线沿X方向延伸。无论如何,可以通过选择性地激活对应于单元的字线和位线来访问个体的存储单元。
[0026]图2是现有构造的平面存储电路的区段的平面图。该附图描绘了如沿Z (深度)方向观察的区段。该区段包括在Y(垂直)方向上延伸的字线1、沿X(水平)方向延伸并且对应于存储单元(未示出)的位线13。字线、顶部单元位线、和底部单元位线(未示出)通常根据20nm/20nm线/间隔 (L/S)图案形成并且形成在硅衬底上。
[0027]本技术的开发人员已经认识到由现有构造引起的缺点,并鉴于这样的缺点提供了本技本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种用于实施3D FeFET存储阵列的交叉点架构,包括:包括垂直栅极全环绕FeFET单元的多个单元堆栈,其中,所述多个单元堆栈被堆叠;其中,所述垂直栅极全环绕FeFET单元实现交叉点阵列,并且提供每堆栈4F2的有效单元尺寸;其中,所述垂直栅极全环绕FeFET实现4F2单元面积;并且其中,所述多个单元堆栈共享位线。2.根据权利要求1所述的交叉点架构,其中,所述垂直栅极全环绕FeFET单元是1T/C单元。3.一种三维存储阵列,包括:交叉点阵列架构,其中,所述交叉点阵列架构包括:多个单元堆栈,所述多个单元堆栈包括字线和位线,所述多个单元堆栈的所述字线是平行的或垂直的,所述多个单元堆栈的所述位线垂直于所述字线,其中,所述多个单元堆栈还包括FeFET单元。4.根据权利要求4所述的三维存储阵列,其中,所述FeFET单元包括垂直FeFET晶体管。5.根据权利要求5所述的三维存储阵列,其中,所述FeFET单元通过所述垂直FeFET晶体管被所述位线...

【专利技术属性】
技术研发人员:刘峻
申请(专利权)人:长江先进存储产业创新中心有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1