补偿模块及方法、移位寄存器单元、驱动电路、显示装置制造方法及图纸

技术编号:27224878 阅读:39 留言:0更新日期:2021-02-04 11:46
本申请公开了一种补偿模块及方法、移位寄存器单元、驱动电路、显示装置。补偿模块,包括电压输出端;所述电压输出端被配置为在一帧的消隐阶段内,输出电压信号,其中,所述电压信号驱动被补偿晶体管的阀值电压反向漂移。移位寄存器单元,包括级联输出模块和补偿模块,所述级联输出模块电连接有上拉节点、时钟信号输入端和级联信号输出端,所述上拉节点与所述级联输出模块之间电连接有电压输出端。栅极驱动电路,包括多个级联的移位寄存器单元。显示装置,包括移位寄存器。在一帧的消隐阶段内,补偿模块驱动晶体管的阀值电压反向漂移,从而修正在一帧的显示阶段内,晶体管的阀值电压长时间的正向漂移导致的偏差。正向漂移导致的偏差。正向漂移导致的偏差。

【技术实现步骤摘要】
补偿模块及方法、移位寄存器单元、驱动电路、显示装置


[0001]本专利技术一般涉及显示
,具体涉及液晶显示
,尤其涉及一种补偿模块、移位寄存器单元、驱动电路及显示装置。

技术介绍

[0002]为实现LCD(Liquid Crystal Display,液晶显示器)产品低成本、窄边框等技术特点,越来越多的产品采用GOA(Gate Driver on Array,阵列基板行驱动)技术。
[0003]但是目前GOA产品一直存在长时间点灯后显示异常的问题。具体的,由于GOA区的一些晶体管的阀值电压的长时间正向漂移导致工作电流降低,级联输出信号逐级衰减导致显示异常。

技术实现思路

[0004]鉴于现有技术中的上述缺陷或不足,期望提供一种降低产品显示异常可能性的补偿模块及方法、移位寄存器单元、驱动电路、显示装置。
[0005]第一方面,本专利技术的补偿模块,包括电压输出端;
[0006]所述电压输出端被配置为在一帧的消隐阶段内,输出电压信号,其中,所述电压信号驱动被补偿晶体管的阀值电压反向漂移。
[0007]第二方面,本专利技术的移位寄存器单元,包括级联输出模块和补偿模块,所述级联输出模块电连接有上拉节点、时钟信号输入端和级联信号输出端,所述上拉节点与所述级联输出模块之间电连接有电压输出端。
[0008]第三方面,本专利技术的栅极驱动电路,包括多个级联的移位寄存器单元。
[0009]第四方面,本专利技术的显示装置,包括移位寄存器。
[0010]第五方面,本专利技术的补偿方法,在一帧的消隐阶段内,向级联输出模块内的晶体管的栅极提供电压信号,使得所述晶体管反向漂移。
[0011]根据本申请实施例提供的技术方案,通过在一帧的消隐阶段内,补偿模块驱动晶体管的阀值电压反向漂移,从而修正在一帧的显示阶段内,晶体管的阀值电压长时间的正向漂移导致的偏差,进而使得显示装置能够正常显示,能够解决现有的GOA产品中的一些晶体管的阀值电压的长时间正向漂移导致工作电流降低,级联输出信号逐级衰减导致显示异常的问题。
附图说明
[0012]通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
[0013]图1为本专利技术的一个实施例的补偿模块的结构示意图;
[0014]图2为本专利技术的另一个实施例的补偿模块的结构示意图;
[0015]图3为本专利技术的又一个实施例的补偿模块的结构示意图;
[0016]图4为本专利技术的一个实施例的移位寄存器单元的结构示意图;
[0017]图5为本专利技术的另一个实施例的移位寄存器单元的结构示意图;
[0018]图6为本专利技术的又一个实施例的移位寄存器单元的结构示意图;
[0019]图7为图4所示的移位寄存器单元的时序图。
具体实施方式
[0020]下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关专利技术,而非对该专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与专利技术相关的部分。
[0021]需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
[0022]本专利技术的其中一个实施例为,请参考图1,一种补偿模块,包括电压输出端11;
[0023]电压输出端11被配置为在一帧的消隐阶段内,输出电压信号,其中,电压信号驱动被补偿晶体管的阀值电压反向漂移。
[0024]在本专利技术的实施例中,消隐阶段为像素电路驱动一行像素扫描完成到驱动下一行像素扫描开始之前的阶段,或者像素电路驱动一帧图像显示完成到驱动下一帧图像开始显示之前的阶段。电压信号驱动被补偿晶体管的阀值电压反向漂移,此处的反向漂移是相对于晶体管正常工作过程当中的正向漂移而言的,以晶体管为NMOS管为例进行详细说明,在NMOS管正常工作时,栅极电压大于源极电压,当NMOS管长时间工作后,阀值电压会产生正向漂移,也就是阀值电压会变大,导致显示异常。在一帧的消隐阶段内,电压输出端输出电压信号,电压信号不会影响显示装置的正常显示,并且电压信号驱动被补偿晶体管的阀值电压反向漂移,从而修正晶体管的阀值电压长时间的正向漂移导致的偏差,进而使得显示装置能够正常显示。
[0025]进一步的,电压输出端11被配置为在一帧的显示阶段内悬空,避免在一帧的显示阶段内,电压输出端向晶体管输出电压信号,避免了补偿模块影响显示装置的正常显示,提高了显示装置的可靠性。
[0026]参考图2,进一步的,包括控制模块12,控制模块12被配置为控制电压输出端11输出的电压信号。控制模块根据不同的阶段控制电压输出端输出的电压信号,当处于一帧的显示阶段时,控制模块控制电压输出端悬空,当处于一帧的消隐阶段时,控制模块控制电压输出端输出电压信号,并且电压信号驱动被补偿晶体管的阀值电压反向漂移,便于对显示装置进行控制。
[0027]参考图2和3,进一步的,控制模块12包括电压输入端13和开关单元14,电压输入端14和电压输出端11分别与开关单元14电连接,开关单元14位于电压输入端14和电压输出端11之间,开关单元14被配置为响应电压输入端11输入的电压信号,在一帧的消隐阶段内导通。
[0028]进一步的,开关单元14被配置为响应电压输入端11输入的电压信号,在一帧的显示阶段内截止。
[0029]在本专利技术的实施例中,电压输入端用于输入电压信号,当电压输入端输入不同的电压信号时,开关单元会处于导通或者截止的状态。以被补偿晶体管为NMOS管为例进行详
细说明,当处于一帧的显示阶段时,电压输入端的电压小于电压输出端的电压,开关单元截止,电压输出端悬空,避免影响显示装置正常显示;当处于一帧的消隐阶段时,电压输入端的电压大于电压输出端的电压,开关单元导通,电压信号从电压输入端传输至电压输出端,并驱动被补偿晶体管的阀值电压反向漂移,从而修正晶体管的阀值电压长时间的正向漂移导致的偏差,进而使得显示装置能够正常显示。
[0030]进一步的,开关单元14为二极管15。结构简单,便于生产制造。参考图6,以被补偿晶体管为NMOS管为例进行详细说明,二极管的正极与电压输入端电连接,二极管的负极与电压输出端电连接。当处于一帧的显示阶段,需要开关单元截止时,控制电压输入端的电压小于电压输出端的电极,此时二极管截止;当处于一帧的消隐阶段,需要开关单元导通时,控制电压输入端的电压大于电压输出端的电压,此时二极管导通,电压信号传输至电压输出端,并驱动被补偿晶体管的阀值电压反向漂移,从而修正晶体管的阀值电压长时间的正向漂移导致的偏差,进而使得显示装置能够正常显示。
[0031]参考图4,本专利技术的另一个实施例为,一种移位寄存器单元,包括级联输出模块20和补偿模块10,级联输出模块20电连接有上拉节点21、时钟信号输入端22和级联信号输出端23,上拉节点21与级联输出模块20之间电连接有电压输出端本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种补偿模块,其特征在于,包括电压输出端;所述电压输出端被配置为在一帧的消隐阶段内,输出电压信号,其中,所述电压信号驱动被补偿晶体管的阀值电压反向漂移。2.根据权利要求1所述的补偿模块,其特征在于,所述电压输出端被配置为在一帧的显示阶段内悬空。3.根据权利要求1所述的补偿模块,其特征在于,包括控制模块,所述控制模块被配置为控制所述电压输出端输出的电压信号。4.根据权利要求3所述的补偿模块,其特征在于,所述控制模块包括电压输入端和开关单元,所述电压输入端和所述电压输出端分别与所述开关单元电连接,所述开关单元位于所述电压输入端和所述电压输出端之间,所述开关单元被配置为响应所述电压输入端输入的电压信号,在一帧的消隐阶段内导通。5.根据权利要求4所述的补偿模块,其特征在于,所述开关单元被配置为响应所述电压输入端输入的电压信号,在一帧的显示阶段内截止。6.根据权利要求4所述的补偿模块,其特征在于,所述开关单元为二极管。7.一种移位寄存器单元,其特征在于,包括级联输出模块和权利要求1-6任一项所述的补偿模块,所述级联输出模块电连接有上拉节点、时钟信号输入...

【专利技术属性】
技术研发人员:刘幸一谢勇贤冯伟卢彦春周纪登
申请(专利权)人:合肥鑫晟光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1