LED恒流驱动电路及LED驱动系统技术方案

技术编号:27086842 阅读:100 留言:0更新日期:2021-01-15 15:29
本实用新型专利技术公开一种LED恒流驱动电路及LED驱动系统,该LED恒流驱动电路包括依次顺序连接的峰值采样模块、峰值存储模块、恒功率控制模块和恒流驱动模块;峰值采样模块,用于实时采样每个周期线网的峰值表征电压;峰值存储模块,用于实时存储峰值采样模块采样的每个周期线网的峰值表征电压,并对峰值表征电压周期性取平均;恒功率控制模块,用于根据接收到的对应线网峰值表征电压,调节输出至恒流驱动模块的电压信号;恒流驱动模块,用于与LED负载串联,以控制输入至LED负载的输入功率。本实用新型专利技术技术方案在线网电压值变化时,保持LED负载的输出功率,提高了LED负载的稳定性。

【技术实现步骤摘要】
LED恒流驱动电路及LED驱动系统
本技术涉及LED驱动电源
,特别涉及一种LED恒流驱动电路及LED驱动系统。
技术介绍
LED是一种可以发光的半导体电子元件,这种电子元件早期只能发出低光度的红光,随着技术的不断进步,现在的LED的亮度也有了很大的提高。LED具有效率高、寿命长、不易破损、开关速度高、高可靠性等传统光源不及的优点,已被广泛应用于指示灯、显示器及照明领域。然而,由于LED的单向导通特性,随着线网电压值的变化,在LED两端加反向电压时,LED灯处于反向死区、不能发光;当反向电压过大时,LED处于反向击穿区,LED灯会被损坏甚至烧毁;在LED两端逐渐加正向电压时,电压很小时LED还不能导通工作。也即线网电压值的变化会引起LED灯功率的变化,导致LED灯的光通量不稳定。
技术实现思路
本技术的主要目的是提出一种LED恒流驱动电路及LED驱动系统,旨在线网电压值变化时,保持LED负载的输出功率,提高LED负载的稳定性。为实现上述目的,本技术提出一种LED恒流驱动电路,所述LED恒流驱动电路包括依次顺序连接的峰值采样模块、峰值存储模块、恒功率控制模块和恒流驱动模块;所述峰值采样模块,用于实时采样每个周期线网的峰值表征电压;所述峰值存储模块,用于实时存储所述峰值采样模块采样的每个周期线网的峰值表征电压,并对峰值表征电压周期性取平均;所述恒功率控制模块,用于根据接收到的对应线网峰值表征电压,调节输出至所述恒流驱动模块的电压信号;所述恒流驱动模块,用于与LED负载串联,以控制输入至所述LED负载的输入功率。可选地,所述峰值采样模块包括第一电阻、第二电阻、第三电阻、第一运算放大器、第一比较器、第一MOS管和第二MOS管;所述第一电阻的第一端为所述峰值采样模块的输入端,所述第一电阻的第二端、所述第二电阻的第一端、所述第一运算放大器的同相输入端和所述第一比较器的反相输入端互相连接,所述第二电阻的第二端接地,所述第一运算放大器的反相输入端、所述第一MOS管的源极和所述第三电阻的第一端互相连接,所述第一运算放大器的输出端与所述第一MOS管的栅极连接,所述第一MOS管的漏极为电源端,所述第三电阻的第二端与所述第二MOS管的漏极连接,所述第一比较器的输出端与所述第二MOS管的栅极连接,所述第二MOS管的源极接地。可选地,所述峰值采样模块还包括第一电容;所述第一电容的第一端连接于所述第三电阻和第二MOS管的漏极的公共端,所述第一电容的第二端与所述第二MOS管的源极连接。可选地,所述峰值存储模块包括D触发器、或非门电路、非门电路、延时电路、第二比较器、第四电阻和第五电阻;所述第四电阻的第一端为所述峰值存储电路的输入端,所述第四电阻的第二端、所述第五电阻的第一端和所述第二比较器的反相输入端互相连接,所述第五电阻的第二端接地,所述第二比较器的输出端与所述D触发器的第一输入端连接,所述D触发器的第二输入端为周期开始复位端,所述D触发器的第一输出端与所述或非门电路的第一输入端连接,所述D触发器的第二输出单与所述延时电路的输入端连接,所述延时电路的输出端与所述非门电路的输入端连接,所述非门电路的输出端与所述或非门电路的第二输入端连接。可选地,所述峰值存储模块还包括第三MOS管、第四MOS管、第六电阻、第二电容和第二运算放大器;所述第三MOS管的栅极与所述或非门电路的输出端连接,所述第三MOS管的漏极与所述峰值采样模块中的第三电阻的第二端连接,所述第三MOS管的源极与所述第六电阻的第一端连接,所述第六电阻的第二端、所述第二电容的第一端、所述第四MOS管的漏极和所述第二运算放大器的同相输入端互相连接,所述第二电容的第二端和所述第四MOS管的源极连接,所述第四MOS管的栅极为电源掉电复位端,所述第二运算放大器的反相输入端、所述第二运算放大器的输出端和所述恒功率控制模块的输入端互相连接。可选地,所述恒流驱动模块包括第三运算放大器、第五MOS管和第七电阻;所述第三运算放大器的同相输入端与所述恒功率控制模块的输出端连接,所述第三运算放大器的反相输入端、所述第五MOS管的源极和所述第七电阻的第一端互相连接,所述第三运算放大器的输出端与所述第五MOS管的栅极连接,所述第五MOS管的漏极为所述恒流驱动模块的输入端,所述第七电阻的第二端接地。可选地,所述LED恒流驱动电路还包括LED负载、第八电阻和第一极性电容;所述LED负载的输入端、所述第八电阻的第一端和所述第一极性电容的正极互相连接,所述LED负载的输出端、所述第八电阻的第二端、所述第一极性电容的负极的公共端与所述第五MOS管的漏极连接。可选地,所述LED负载为串联连接的LED灯串。可选地,所述LED恒流驱动电路还包括电源输入端和整流桥;所述电源输入端与所述整流桥的输入端连接,所述整流桥的输出端与所述峰值采样模块的输入端连接;所述整流桥,用于将所述电源输入端输入的电源电压进行整流处理,并输出至所述峰值采样模块。本技术还提出一种LED驱动系统,所述LED驱动系统包括如上所述的LED恒流驱动电路,所述LED恒流驱动电路包括依次顺序连接的峰值采样模块、峰值存储模块、恒功率控制模块和恒流驱动模块;所述峰值采样模块,用于实时采样每个周期线网的峰值表征电压;所述峰值存储模块,用于实时存储所述峰值采样模块采样的每个周期线网的峰值表征电压,并对峰值表征电压周期性取平均;所述恒功率控制模块,用于根据接收到的对应线网峰值表征电压,调节输出至所述恒流驱动模块的电压信号;所述恒流驱动模块,用于与LED负载串联,以控制输入至所述LED负载的输入功率。本技术技术方案中通过LED恒流驱动电路中包括依次顺序连接的峰值采样模块、峰值存储模块、恒功率控制模块和恒流驱动模块。具体是采用峰值采样模块实时采样每个周期线网的峰值表征电压;峰值存储模块实时存储峰值采样模块采样的每个周期线网的峰值表征电压,并对峰值表征电压周期性取平均;恒功率控制模块根据接收到的对应线网峰值表征电压,调节输出至恒流驱动模块的电压信号;恒流驱动模块就控制输入至LED负载的输入功率。解决了相关技术中线网电压值变化时,引起的LED负载功率变化,光通量不稳定;本方案的LED恒流驱动电路,在线网电压值升高时,基准参考电压降低,LED恒流通路的恒流值降低,在线网电压值降低时,基准参考电压升高,LED恒流通路的恒流值升高,以此使得在线网电压值变化时,保持LED负载的输出功率,提高了LED负载的稳定性。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。图1是本技术LED恒流驱动电路一实施例的结构示本文档来自技高网...

【技术保护点】
1.一种LED恒流驱动电路,其特征在于,所述LED恒流驱动电路包括依次顺序连接的峰值采样模块、峰值存储模块、恒功率控制模块和恒流驱动模块;/n所述峰值采样模块,用于实时采样每个周期线网的峰值表征电压;/n所述峰值存储模块,用于实时存储所述峰值采样模块采样的每个周期线网的峰值表征电压,并对峰值表征电压周期性取平均;/n所述恒功率控制模块,用于根据接收到的对应线网峰值表征电压,调节输出至所述恒流驱动模块的电压信号;/n所述恒流驱动模块,用于与LED负载串联,以控制输入至所述LED负载的输入功率。/n

【技术特征摘要】
1.一种LED恒流驱动电路,其特征在于,所述LED恒流驱动电路包括依次顺序连接的峰值采样模块、峰值存储模块、恒功率控制模块和恒流驱动模块;
所述峰值采样模块,用于实时采样每个周期线网的峰值表征电压;
所述峰值存储模块,用于实时存储所述峰值采样模块采样的每个周期线网的峰值表征电压,并对峰值表征电压周期性取平均;
所述恒功率控制模块,用于根据接收到的对应线网峰值表征电压,调节输出至所述恒流驱动模块的电压信号;
所述恒流驱动模块,用于与LED负载串联,以控制输入至所述LED负载的输入功率。


2.如权利要求1所述的LED恒流驱动电路,其特征在于,所述峰值采样模块包括第一电阻、第二电阻、第三电阻、第一运算放大器、第一比较器、第一MOS管和第二MOS管;
所述第一电阻的第一端为所述峰值采样模块的输入端,所述第一电阻的第二端、所述第二电阻的第一端、所述第一运算放大器的同相输入端和所述第一比较器的反相输入端互相连接,所述第二电阻的第二端接地,所述第一运算放大器的反相输入端、所述第一MOS管的源极和所述第三电阻的第一端互相连接,所述第一运算放大器的输出端与所述第一MOS管的栅极连接,所述第一MOS管的漏极为电源端,所述第三电阻的第二端与所述第二MOS管的漏极连接,所述第一比较器的输出端与所述第二MOS管的栅极连接,所述第二MOS管的源极接地。


3.如权利要求2所述的LED恒流驱动电路,其特征在于,所述峰值采样模块还包括第一电容;
所述第一电容的第一端连接于所述第三电阻和第二MOS管的漏极的公共端,所述第一电容的第二端与所述第二MOS管的源极连接。


4.如权利要求2所述的LED恒流驱动电路,其特征在于,所述峰值存储模块包括D触发器、或非门电路、非门电路、延时电路、第二比较器、第四电阻和第五电阻;
所述第四电阻的第一端为所述峰值存储电路的输入端,所述第四电阻的第二端、所述第五电阻的第一端和所述第二比较器的反相输入端互相连接,所述第五电阻的第二端接地,所述第二比较器的输出端与所述D触发器的第一输入端连接,所述D触发器的第二输入端为周期开始复位端,所述D触发器的第一输出端与所述或非门电路的第一输入端连接,所述D触发器的第二输出单与所述延时电路的输入端连接,所述延时电路的输出端与所述非门电路的输入端连接,所述非...

【专利技术属性】
技术研发人员:郭伟峰吴乾炜李照华
申请(专利权)人:深圳市明微电子股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1