一种视频处理系统技术方案

技术编号:26733940 阅读:21 留言:0更新日期:2020-12-15 14:40
本发明专利技术公开了一种视频处理系统,包括有视频采集模块和视频图像算法模块,所述视频采集模块包括有FPGA芯片,所述FPGA芯片连接有存储模块、视频输入处理芯片,所述视频输入处理芯片外接有摄像头,所述视频图像算法模块包括有图像预处理,所述图像预处理连接有显示模块,所述图像预处理与FPGA芯片连接,所述FPGA芯片集成有Power PC 405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器,本发明专利技术涉及视频处理技术领域。本发明专利技术,解决现有视频处理系统不能够实时采集并高清显示的问题。

【技术实现步骤摘要】
一种视频处理系统
本专利技术涉及视频处理
,特别是涉及一种视频处理系统。
技术介绍
在计算机上播放和录制视频,可以将家庭电影复制到计算机,使用视频和音频剪贴工具进行编辑、剪辑、增加一些很普通的特效效果,使视频可观赏性增强,称之为视频处理。现有技术中,视频图像处理主要用PC机来做实时图像处理,由于PC机的结构是基于冯·诺依曼的复杂指令计算机,本质上是顺序执行指令,不能实现并行处理,故实时性很差。
技术实现思路
为了解决现有视频处理系统不能够实时采集并高清显示的问题,本专利技术的目的是提供一种视频处理系统。为了实现上述目的,本专利技术采用如下技术方案:一种视频处理系统,包括有视频采集模块和视频图像算法模块,所述视频采集模块包括有FPGA芯片,所述FPGA芯片连接有存储模块、视频输入处理芯片,所述视频输入处理芯片外接有摄像头,所述视频图像算法模块包括有图像预处理模块,所述图像预处理模块连接有显示模块,所述图像预处理模块与FPGA芯片连接,所述FPGA芯片集成有PowerPC405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器。优选的,所述视频输入处理芯片为SAA7113芯片,采用l2C总线与FPGA芯片传输连接,传输方式为串行8位传输方式和双向传输方式。优选的,所述FPGA芯片以奇数场和偶数场分别传输并还原成一幅完整的图像,再将数据存储于存储模块,采用Verilog语言编写出FPGA芯片采集基数据流的程序。优选的,所述存储模块为分布式存储器结构,由CLB中的查找表实现,每个CLB有8个UJT,可以构成8个16X1或128X1、64×2的存储器。优选的,所述图像预处理模块采用图像平滑滤波和图像锐化滤波图像增强算法,平滑滤波进行模糊处理和减小噪声,采用低通滤波器实现,锐化滤波增强被模糊的细节边缘,采用高通滤波器实现,图像增强算法是对图像模板下面的像素与模板系数的乘积求和,图像增强算法包括有以下步骤:步骤一:将模板在图像中漫游,并将模板中心与图像中某个像素重合;步骤二:将模板上系数与模板下对应像素相乘;步骤三:将所有乘积相加;步骤四:将模板的输出响应赋值给图中对应模板中心位置的像素。优选的,所述PowerPC405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器均嵌入FPGA芯片中。与现有技术相比,本专利技术实现的有益效果:该视频处理系统能够实时采集、实时并行处理,并且能够实时高清显示;该视频处理系统可以实现图像极大的并行处理能力,速度可以比PC机和数字信号处理芯片快。附图说明以下结合附图和具体实施方式来进一步详细说明本专利技术:图1为本专利技术的整体的示意图;图2为本专利技术的FPGA芯片集成的示意图;图3为本专利技术的图像增强算法步骤的示意图。具体实施方式以下由特定的具体实施例说明本专利技术的实施方式,熟悉此技术的人士可由本说明书所揭露的内容轻易地了解本专利技术的其他优点及功效。请参阅图1至图3。须知,本说明书所附图式所绘示的结构、比例、大小等,均仅用以配合说明书所揭示的内容,以供熟悉此技术的人士了解与阅读,并非用以限定本专利技术可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本专利技术所能产生的功效及所能达成的目的下,均应仍落在本专利技术所揭示的
技术实现思路
得能涵盖的范围内。同时,本说明书中所引用的如“上”、“下”、“左”、“右”、“中间”及“一”等的用语,亦仅为便于叙述的明了,而非用以限定本专利技术可实施的范围,其相对关系的改变或调整,在无实质变更
技术实现思路
下,当亦视为本专利技术可实施的范畴。本专利技术提供一种技术方案:一种视频处理系统,包括有视频采集模块和视频图像算法模块,所述视频采集模块包括有FPGA芯片,所述FPGA芯片连接有存储模块、视频输入处理芯片,所述视频输入处理芯片外接有摄像头,所述视频图像算法模块包括有图像预处理,所述图像预处理连接有显示模块,所述图像预处理与FPGA芯片连接,所述FPGA芯片集成有PowerPC405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器。所述视频输入处理芯片为SAA7113芯片,采用l2C总线与FPGA芯片传输连接,传输方式为串行8位传输方式和双向传输方式。所述FPGA芯片以奇数场和偶数场分别传输并还原成一幅完整的图像,再将数据存储于存储模块,采用Verilog语言编写出FPGA芯片采集基数据流的程序。所述存储模块为分布式存储器结构,由CLB中的查找表实现,每个CLB有8个UJT,可以构成8个16X1或128X1、64×2的存储器。所述图像预处理采用图像平滑滤波和图像锐化滤波图像增强算法,平滑滤波进行模糊处理和减小噪声,采用低通滤波器实现,锐化滤波增强被模糊的细节边缘,采用高通滤波器实现,图像增强算法是对图像模板下面的像素与模板系数的乘积求和,图像增强算法包括有以下步骤:步骤一:将模板在图像中漫游,并将模板中心与图像中某个像素重合;步骤二:将模板上系数与模板下对应像素相乘;步骤三:将所有乘积相加;步骤四:将模板的输出响应赋值给图中对应模板中心位置的像素。所述PowerPC405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器均嵌入FPGA芯片中。使用时,摄像头采集图像,经过视频输入处理芯片处理,视频输入处理芯片为SAA7113芯片,采用l2C总线与FPGA芯片传输连接,传输方式为串行8位传输方式和双向传输方式,并传输给FPGA芯片,FPGA芯片以奇数场和偶数场分别传输并还原成一幅完整的图像,再将数据存储于存储模块,再图像预处理采用图像平滑滤波和图像锐化滤波图像增强算法,图像增强算法是对图像模板下面的像素与模板系数的乘积求和,图像增强算法包括有以下步骤:步骤一:将模板在图像中漫游,并将模板中心与图像中某个像素重合;步骤二:将模板上系数与模板下对应像素相乘;步骤三:将所有乘积相加;步骤四:将模板的输出响应赋值给图中对应模板中心位置的像素,显示模块得到高清视频图像。上述实施例仅例示性说明本专利技术的原理及其功效,而非用于限制本专利技术。任何熟悉此技术的人士皆可在不违背本专利技术的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属
中具有通常知识者在未脱离本专利技术所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本专利技术的权利要求所涵盖。本文档来自技高网
...

【技术保护点】
1.一种视频处理系统,包括有视频采集模块和视频图像算法模块,其特征在于:所述视频采集模块包括有FPGA芯片,所述FPGA芯片连接有存储模块、视频输入处理芯片,所述视频输入处理芯片外接有摄像头,所述视频图像算法模块包括有图像预处理模块,所述图像预处理模块连接有显示模块,所述图像预处理模块与FPGA芯片连接,所述FPGA芯片集成有Power PC 405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器。/n

【技术特征摘要】
1.一种视频处理系统,包括有视频采集模块和视频图像算法模块,其特征在于:所述视频采集模块包括有FPGA芯片,所述FPGA芯片连接有存储模块、视频输入处理芯片,所述视频输入处理芯片外接有摄像头,所述视频图像算法模块包括有图像预处理模块,所述图像预处理模块连接有显示模块,所述图像预处理模块与FPGA芯片连接,所述FPGA芯片集成有PowerPC405处理器、千兆位高速串行收发模块、可配置逻辑模块、数字时钟管理器。


2.根据权利要求1所述的一种视频处理系统,其特征在于:所述视频输入处理芯片为SAA7113芯片,采用l2C总线与FPGA芯片传输连接,传输方式为串行8位传输方式和双向传输方式。


3.根据权利要求1所述的一种视频处理系统,其特征在于:所述FPGA芯片以奇数场和偶数场分别传输并还原成一幅完整的图像,再将数据存储于存储模块,采用Verilog语言编写出FPGA芯片采集基数据流的程序。


4.根据权利要求1所述的一...

【专利技术属性】
技术研发人员:王思捷
申请(专利权)人:杭州智萃文化传媒有限公司
类型:发明
国别省市:浙江;33

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1