GOA电路及显示面板制造技术

技术编号:26732424 阅读:47 留言:0更新日期:2020-12-15 14:36
本申请公开了一种GOA电路及显示面板。通过在下拉维持模块增加薄膜晶体管,使得下拉维持模块电性连接于第一节点、第二节点以及输出模块的输出端,并接收恒压高电平,可以实现拉高第二节点的电平、维持第一节点的低电平和输出模块的输出端的低电平;且有效减少正反向扫描控制模块所需薄膜晶体管以及时钟信号,以及减少全局信号及相应薄膜晶体管的设置,利于显示面板更窄边框的实现。

【技术实现步骤摘要】
GOA电路及显示面板
本申请涉及显示
,尤其涉及一种GOA电路及显示面板。
技术介绍
薄膜晶体管液晶显示器(Thinfilmtransistorliquidcrystaldisplay,简称TFT-LCD)现已成为市场上主流的显示器,其基本原理是显示器中的液晶在电压的驱动下发生偏转,改变光的传播方向从而使显示器显示不同的颜色。阵列基板栅极驱动(GateDriverOnArray,简称GOA)技术,是利用现有薄膜晶体管液晶显示器阵列(Array)制程将栅极驱动电路制作在液晶显示面板的阵列基板上,实现对栅极线(Gate)逐行扫描的驱动方式的一项技术。请一并参阅图1A-图1C,其中,图1A为现有GOA电路的电路图,图1B为图1A所示GOA电路的正向扫描驱动时序图,图1C为图1A所示GOA电路的反向扫描驱动时序图。如图1A所示,现有GOA电路包括第一~第十三薄膜晶体管NT1~NT13、以及第一电容C1与第二电容C2。现有GOA电路中,一般存在2个关键节点:Q点、P点。其中Q点的主要作用是在像素充电阶段维持一个更高电平,从而可以根据第n级时钟信号CKn对应的高/低电平,控制第n级栅极驱动信号Gn输出电平的高/低;P点的主要作用是在像素维持(PixelHolding)阶段维持高电平,从而保证Q点及第n级栅极驱动信号Gn输出低电平。Q、P两点基本处于一个相互牵制的过程中:Q点电位高,P点电位基本上就是低;P点电位高,Q点电位基本上就是一个低点位。对应的时序如图1B、图1C所示。其它阶段:栅极线全开阶段:全局信号GAS1为高电平,所述GOA电路的每一级GOA单元均输出高电平的栅极驱动信号;栅极线全关阶段:全局信号GAS2为高,所述GOA电路的每一级GOA单元均输出低电平的栅极驱动信号。在现有GOA电路中,由于每一级GOA单元所需薄膜晶体管以及时钟信号过多,并需要设置全局信号及相应薄膜晶体管,不利于显示面板窄边框的实现。
技术实现思路
本申请实施例提供一种GOA电路及显示面板,可以在实现GOA电路正常功能的情况下,减少薄膜晶体管数量,以利于实现更窄边框,提高产品竞争力。本申请实施例提供了一种GOA电路,包括级联的多个GOA单元;第n级GOA单元包括:一正反向扫描控制模块,电性连接于一第一节点,用于响应第n-m级栅极驱动信号,根据正向扫描直流控制信号拉高或拉低所述第一节点的电平,或响应第n+m级栅极驱动信号,根据反向扫描直流控制信号拉高或拉低所述第一节点的电平,其中,n、m均为自然数,且n>m;一输出控制模块,电性连接于所述第一节点,用于在所述GOA电路进行正向扫描或反向扫描期间,存储并传送所述第一节点的电平;一输出模块,电性连接于所述输出控制模块,用于在所述GOA电路进行正向扫描或反向扫描期间,响应所述第一节点的电平,根据第n级时钟信号输出第n级栅极驱动信号;一下拉模块,电性连接于所述第一节点以及一第二节点,用于在所述第一节点为高电平时拉低所述第二节点的电平;一下拉维持模块,电性连接于所述第一节点、所述第二节点以及所述输出模块的输出端,用于在所述第一节点为低电平时拉高所述第二节点的电平,进而维持所述第一节点的低电平和所述第n级栅极驱动信号的低电平。本申请实施例还提供了一种显示面板,包括:一阵列基板,所述阵列基板包括本申请所述的GOA电路。本申请的优点在于:本申请GOA电路,在实现GOA电路各阶段的功能的基础上,有效减少正反向扫描控制模块所需薄膜晶体管以及时钟信号,以及减少全局信号及相应薄膜晶体管的设置,利于显示面板更窄边框的实现,可以提高产品竞争力。附图说明为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。图1A为现有GOA电路的电路图;图1B为图1A所示GOA电路的正向扫描驱动时序图;图1C为图1A所示GOA电路的反向扫描驱动时序图;图2为本申请GOA电路的结构框图;图3为本申请GOA电路一实施例的电路图;图4为图3所示GOA电路的正向扫描驱动时序图;图5为图3所示GOA电路的反向扫描驱动时序图;图6为本申请显示面板架构示意图。具体实施方式下面详细描述本申请的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的组件或具有相同或类似功能的组件。本申请的说明书和权利要求书以及附图中的术语“第一”、“第二”、“第三”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应当理解,这样描述的对象在适当情况下可以互换。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。此外,术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排它的包含。应当理解,当称元件“耦接于”另一元件时,存在中间元件。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。本申请提出一种新型GOA电路,在下拉维持模块增加接收恒压高电平的薄膜晶体管,可以实现拉高第二节点的电平、维持第一节点的低电平和输出模块的输出端的低电平;且有效减少正反向扫描控制模块所需薄膜晶体管以及时钟信号,以及减少全局信号及相应薄膜晶体管的设置,利于显示面板更窄边框的实现,可以提高产品竞争力。请参阅图2,本申请GOA电路的结构框图。本申请GOA电路,包括级联的多个GOA单元。如图2所示,第n级GOA单元包括:一正反向扫描控制模块21、一输出控制模块22、一输出模块23、一下拉模块24以及一下拉维持模块25。所述正反向扫描控制模块21用于响应第n-m级栅极驱动信号G(n-m),根据正向扫描直流控制信号U2D拉高或拉低第一节点Q的电平;或响应第n+m级栅极驱动信号G(n+m),根据反向扫描直流控制信号D2U拉高或拉低所述第一节点Q的电平。其中,n、m均为自然数,且n>m。具体地,在所述GOA电路进行正向扫描期间,所述正反向扫描控制模块21响应第n-m级栅极驱动信号G(n-m),根据高电平的所述正向扫描直流控制信号U2D先对所述第一节点Q进行预充电,拉高所述第一节点Q的电平;后续响应第n+m级栅极驱动信号G(n+m),根据低电平的所述反向扫描直流控制信号D2U拉低所述第一节点Q的电平。在所述GOA电路进行反向扫描期间,所述正反向扫描控制模块21响应第n+m级栅极驱动信号G(n+m),根据高电平的所述反向扫描直流控制信号D2U先对所述第一节点Q进行预充电,拉高所述第一节点Q的电平;后续响应第n-m级栅极驱动信号G(n-m),根据低电平的所述正向扫描直流控制信号U2D拉低所述第一节点Q的电平。所述输出控制模块22电性连接于所述第一节点Q,用于在所述GOA电路进行正向扫描或反向扫描期间,存储并传送所述第一节点Q的电平。具体地,所述本文档来自技高网
...

【技术保护点】
1.一种GOA电路,包括级联的多个GOA单元;其特征在于,第n级GOA单元包括:/n一正反向扫描控制模块,电性连接于一第一节点,用于响应第n-m级栅极驱动信号,根据正向扫描直流控制信号拉高或拉低所述第一节点的电平,或响应第n+m级栅极驱动信号,根据反向扫描直流控制信号拉高或拉低所述第一节点的电平,其中,n、m均为自然数,且n>m;/n一输出控制模块,电性连接于所述第一节点,用于在所述GOA电路进行正向扫描或反向扫描期间,存储并传送所述第一节点的电平;/n一输出模块,电性连接于所述输出控制模块,用于在所述GOA电路进行正向扫描或反向扫描期间,响应所述第一节点的电平,根据第n级时钟信号输出第n级栅极驱动信号;/n一下拉模块,电性连接于所述第一节点以及一第二节点,用于在所述第一节点为高电平时拉低所述第二节点的电平;/n一下拉维持模块,电性连接于所述第一节点、所述第二节点以及所述输出模块的输出端,用于在所述第一节点为低电平时拉高所述第二节点的电平,进而维持所述第一节点的低电平和所述第n级栅极驱动信号的低电平。/n

【技术特征摘要】
1.一种GOA电路,包括级联的多个GOA单元;其特征在于,第n级GOA单元包括:
一正反向扫描控制模块,电性连接于一第一节点,用于响应第n-m级栅极驱动信号,根据正向扫描直流控制信号拉高或拉低所述第一节点的电平,或响应第n+m级栅极驱动信号,根据反向扫描直流控制信号拉高或拉低所述第一节点的电平,其中,n、m均为自然数,且n>m;
一输出控制模块,电性连接于所述第一节点,用于在所述GOA电路进行正向扫描或反向扫描期间,存储并传送所述第一节点的电平;
一输出模块,电性连接于所述输出控制模块,用于在所述GOA电路进行正向扫描或反向扫描期间,响应所述第一节点的电平,根据第n级时钟信号输出第n级栅极驱动信号;
一下拉模块,电性连接于所述第一节点以及一第二节点,用于在所述第一节点为高电平时拉低所述第二节点的电平;
一下拉维持模块,电性连接于所述第一节点、所述第二节点以及所述输出模块的输出端,用于在所述第一节点为低电平时拉高所述第二节点的电平,进而维持所述第一节点的低电平和所述第n级栅极驱动信号的低电平。


2.如权利要求1所述的GOA电路,其特征在于,
当接入所述GOA电路的初始信号、所述正向扫描直流控制信号、所述反向扫描直流控制信号、以及所有时钟信号均为高电平时,每一级GOA单元的所述正反向扫描控制模块拉高所述第一节点的电平,进而控制所述输出模块输出高电平的栅极驱动信号,使得所述GOA电路进入栅极线全开阶段;
当接入所述GOA电路的初始信号、所述正向扫描直流控制信号、所述反向扫描直流控制信号均为高电平、所有时钟信号均为低电平时,每一级GOA单元的所述下拉维持模块拉高所述第二节点的电平,进而控制所述输出模块输出低电平的栅极驱动信号,使得所述GOA电路进入栅极线全关阶段。


3.如权利要求1所述的GOA电路,其特征在于,所述正反向扫描控制模块包括:第一薄膜晶体管以及第二薄膜晶体管;所述输出控制模块包括第三薄膜晶体管以及第一电容;所述输出模块包括:第九薄膜晶体管;
所述第一薄膜晶体管的第一端接收所述正向扫描直流控制信号,其控制端接收所述第n-m级栅极驱动信号,其第二端接入所述第一节点;
所述第二薄膜晶体管的第一端接收所述反向扫描直流控制信号,其控制端接收所述第n+m级栅极驱动信号,其第二端接入所述第一节点;
所述第三薄膜晶体管的第一端接入所述第一节点,其控制端接收恒压高电平,其第二端接入一第三节点;
所述第一电容的一端接入所述第一节点,另一端接收恒压低电平;
所述第九薄膜晶体管的第一端接收所述第n级时钟信号,其控制端接入所述第三节点,其第二端作为所述输出模块的输出端。
<...

【专利技术属性】
技术研发人员:何剑李亚锋杨博
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1