主从BIOS切换方法、板卡及设备技术

技术编号:26730412 阅读:28 留言:0更新日期:2020-12-15 14:30
本申请实施例提供一种主从BIOS切换方法、板卡及设备。在本申请实施例中,在包含主从BIOS芯片的板卡中增加切换控制器和两个开关芯片,切换控制器分别通过两个开关芯片与两个BIOS芯片连接,用以切换与CPU互联的BIOS芯片。基于此,在CPU通过当前与其互联的BIOS芯片启动失败的情况下,切换控制器可以通过与另一BIOS芯片连接的开关芯片控制CPU与另一BIOS芯片互联,从而控制CPU通过另一BIOS芯片启动,实现了主BIOS芯片和从BIOS芯片之间的自动切换,减少了手动配置带来的消耗,提高了板卡的可用性。

【技术实现步骤摘要】
主从BIOS切换方法、板卡及设备
本申请涉及计算机
,尤其涉及一种主从BIOS切换方法、板卡及设备。
技术介绍
基本输入输出系统(BasicInputOutputSystem,BIOS)存储在串行外设接口非易失性存储介质(SerialPeripheralInterfaceflash,SPIflash)中,为了保证SPIflash的可靠性,除了要防止BIOS软件自身出错外,还要防止SPIflash出现物理损坏的情况。鉴于上述两种考虑,现有技术中提出了双BIOS(主从BIOS)的方案,即在主BIOS出现异常或故障时,可以通过手动配置选择使用从BIOS进行启动。但是,现有技术仅支持每次通过手动配置来选择所使用的BIOS,在主BIOS和从BIOS之间无法实现自动切换,离真正意义上的双BIOS还有一定的差距。
技术实现思路
本申请的多个方面提供一种主从BIOS切换方法、板卡及设备,用以实现主从BIOS之间的自动切换。本申请实施例提供一种板卡,包括:切换控制器、两个基本输入输出系统BIOS芯片、两个开关芯片和处理器本文档来自技高网...

【技术保护点】
1.一种板卡,其特征在于,包括:切换控制器、两个基本输入输出系统BIOS芯片、两个开关芯片和处理器CPU,其中,所述两个BIOS芯片互为主从关系;/n每个开关芯片的一端通过串行外设接口SPI与一个BIOS芯片连接,另一端通过SPI与所述CPU连接;所述CPU通过低引脚数LPC总线与所述切换控制器连接;所述切换控制器还与所述两个开关芯片连接,用以切换与所述CPU互联的BIOS芯片;/n所述切换控制器,用于在所述CPU通过当前与其互联的BIOS芯片启动失败的情况下,通过与另一BIOS芯片连接的开关芯片控制所述另一BIOS芯片与所述CPU互联,并控制所述CPU通过所述另一BIOS芯片启动。/n

【技术特征摘要】
1.一种板卡,其特征在于,包括:切换控制器、两个基本输入输出系统BIOS芯片、两个开关芯片和处理器CPU,其中,所述两个BIOS芯片互为主从关系;
每个开关芯片的一端通过串行外设接口SPI与一个BIOS芯片连接,另一端通过SPI与所述CPU连接;所述CPU通过低引脚数LPC总线与所述切换控制器连接;所述切换控制器还与所述两个开关芯片连接,用以切换与所述CPU互联的BIOS芯片;
所述切换控制器,用于在所述CPU通过当前与其互联的BIOS芯片启动失败的情况下,通过与另一BIOS芯片连接的开关芯片控制所述另一BIOS芯片与所述CPU互联,并控制所述CPU通过所述另一BIOS芯片启动。


2.根据权利要求1所述的板卡,其特征在于,所述切换控制器包括主控单元、状态寄存器和控制寄存器;
所述CPU通过所述LPC总线向所述状态寄存器中写入启动状态值,所述启动状态值表示所述CPU通过当前与其互联的BIOS芯片启动成功与否;
所述主控单元,用于在所述启动状态值表示所述CPU通过当前与其互联的BIOS芯片启动失败的情况下,将所述控制寄存器中的控制状态值取反,根据取反后的控制状态值向与另一BIOS芯片连接的开关芯片输出用于选通所述另一BIOS芯片的片选信号以使所述另一BIOS芯片与所述CPU互联,并控制所述CPU通过所述另一BIOS芯片启动。


3.根据权利要求2所述的板卡,其特征在于,所述切换控制器还包括:计时器,用于在检测到所述CPU的上电启动信号时,针对设定的计时时间段开始计时;
所述CPU具体用于:若在所述计时器计时结束之前,通过当前与其互联的BIOS芯片启动成功,则通过所述LPC总线将所述状态寄存器中的默认启动状态值改写为表示启动成功的启动状态值;
所述主控单元具体用于:在所述CPU未能在所述计时器计时结束之前改写所述状态寄存器中的默认启动状态值的情况下,确定所述状态寄存器中的默认启动状态值表示所述CPU通过当前与其互联的BIOS芯片启动失败。


4.根据权利要求2所述的板卡,其特征在于,所述切换控制器还包括:片选寄存器,存储有片选值;
所述主控单元在向与另一芯片连接的开关芯片输出用于选通所述另一BIOS芯片的片选信号时,具体用于:计算所述片选寄存器中的片选值和所述取反后的控制状态值之间的状态关系;若所述状态关系为同或关系,则确定主BIOS芯片为另一BIOS芯片,并输出用于选通主BIOS芯片的片选信号;若所述状态关系为异或关系,则确定从BIOS芯片为另一BIOS芯片,并输出用于选通从BIOS芯片的片选信号。


5.根据权利要求4所述的板卡,其特征在于,所述主控单元还用于:
获取配置人员依据所述控制寄存器中的控制状态值所配置的第一目标片选值,并将所述片选寄存器中的片选值更新为所述第一目标片选值;
计算所述第一目标片选值和所述控制寄存器中的控制状态值之间的状态关系;
若所述状态关系为同或关系,则输出用于选通主BIOS芯片的片选信号,并控制所述CPU通过主BIOS芯片启动;
若所述状态关系为异或关系,则输出用于选通从BIOS芯片连接的片选信号,并控制所述CPU通过从BIOS芯片启动。


6.根据权利要求4所述的板卡,其特征在于,还包括:基本管理控制器BMC;
每个开关芯片上的管脚分为A组和B组,所述BMC分别与每个开关芯片上的A组管脚连接,所述CPU分别与每个开关芯片上的B组管脚连接;每个开关芯片上的A组管脚和B组管脚与其对应BIOS芯片并联;
所述主控单元还与每个开关芯片上A组管脚和B组管脚各自对应的片选端连接,还用于通过每个开关芯片上的片选端选通所述BMC或所述CPU与该开关芯片连接的BIOS芯片互联。


7.根据权利要求6所述的板卡,其特征在于,所述主控单元具体用于:
接收所述BMC通过内置集成电路I2C总线发送的升级指令,根据所述升级指令,向所述BMC返回所述控制寄存器中的控制状态值;以及
接收所述BMC返回的第二目标片选值并将所述片选寄存器中的片选值更新为所述第二目标片选值;其中,所述第二目标片选值是升级人员根据所述控制寄存器中的控制状态值配置的;
计算所述第二目标片选值和所述控制寄存器中的控制状态值之间的状态关系;
若所述状态...

【专利技术属性】
技术研发人员:王辉
申请(专利权)人:锐捷网络股份有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1