一种高分辨率高速采集电路及方法技术

技术编号:26649767 阅读:23 留言:0更新日期:2020-12-09 00:36
本发明专利技术公开了一种高分辨率高速采集电路及方法,属于测试仪器领域。本发明专利技术能自动完成电路一致性调节,并能在环境温度变化时对电路的一致性进行自动调节;提出了一种高分辨率高速采集电路及方法,其优点是能够自动实现电路的一致性调节,并能在环境温度变化时对电路的一致性进行自动调节。

【技术实现步骤摘要】
一种高分辨率高速采集电路及方法
本专利技术属于测试仪器领域,具体涉及一种高分辨率高速采集电路及方法。
技术介绍
高分辨率示波器已经成为示波器的一直重要发展方向,高分辨率示波器的设计中如何实现高分辨率和高速采集变得越来越重要。目前国外主要通过专用芯片来设计,国内主要通过分离器件来实现。前者由于把整个采集电路都集成到芯片内,因此噪声小,容易实现高分辨率,而且一致性好,容易实现高速采集;后者分离器件实现的特点决定了其电路噪声大,而且一致性差。分立器件搭接的高分辨率高速采集电路噪声大、一致性差,目前国内很多专业人士设计了校准电路,但是大多都是手动校准,因此很难很好地解决噪声大、一致性差的难题。本专利技术设计的高分辨率高速数据采集系统具有一致性自动调节功能,可以很好地解决器件一致性差、温度变化等因素造成的噪声大、一致性差的难题。
技术实现思路
针对现有技术中存在的上述技术问题,本专利技术提出了一种高分辨率高速采集电路及方法,设计合理,克服了现有技术的不足,具有良好的效果。为了实现上述目的,本专利技术采用如下技术方案:<本文档来自技高网...

【技术保护点】
1.一种高分辨率高速采集电路,其特征在于:包括通道、高速高稳采集时钟电路、第一模数转换器ADC1、第二模数转换器ADC2、FPGA和DDR3内存条;其中,FPGA包括ADC内部偏移调节电路、ADC内部增益调节电路、ADC内部时钟相位调节电路、2个高速数据接收电路、时钟管理电路、采集时钟相位调节电路、温度检测电路、LMS自适应算法电路和数据处理及存储控制电路;/n信号经过通道调理后分别送给第一模数转换器ADC1、第二模数转换器ADC2,第一模数转换器ADC1、第二模数转换器ADC2采集到的数据经过高速数据接收电路降速后送给LMS自适应算法电路,LMS自适应算法电路分别控制采集时钟相位调节电路、A...

【技术特征摘要】
1.一种高分辨率高速采集电路,其特征在于:包括通道、高速高稳采集时钟电路、第一模数转换器ADC1、第二模数转换器ADC2、FPGA和DDR3内存条;其中,FPGA包括ADC内部偏移调节电路、ADC内部增益调节电路、ADC内部时钟相位调节电路、2个高速数据接收电路、时钟管理电路、采集时钟相位调节电路、温度检测电路、LMS自适应算法电路和数据处理及存储控制电路;
信号经过通道调理后分别送给第一模数转换器ADC1、第二模数转换器ADC2,第一模数转换器ADC1、第二模数转换器ADC2采集到的数据经过高速数据接收电路降速后送给LMS自适应算法电路,LMS自适应算法电路分别控制采集时钟相位调节电路、ADC内部偏移调节电路、ADC内部增益调节电路、ADC内部时钟相位调节电路;采集时钟相位调节电路对高速高稳采集时钟电路输出的采集时钟的相位进行相位调节,确保第一模数转换器ADC1采集时钟和第二模数转换器ADC2采集时钟之间的相位相差为90°;ADC内部偏移调节电路完成第一模数转换器ADC1、第二模数转换器ADC2的内部垂直偏移调节,确保二者之间的垂直偏移一致;ADC内部增益调节电路完成第一模数转换器ADC1、第二模数转换器ADC2内部的放大电路的调节,使二者之间的增益保持一致;ADC内部时钟相位调节电路完成第一模数转换器ADC1、第二模数转换器ADC2采集时钟相位的精调,使二者之间的相位差满足采集要求;温度检测电路主要完成温度检测,并把相关参数送给LMS自适应算法电路,LMS自适应算法电路根据温度的变化进行参数的调整;当LMS自适应算法电路满足设置的收敛门限后就停止调节,这时就完成了采集系统的一致性调节,LMS自适应算法电路收敛后的采集数据直接送给数据...

【专利技术属性】
技术研发人员:邵成华杨江涛贺增昊
申请(专利权)人:中电科仪器仪表有限公司
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1