电平指示器制造技术

技术编号:2638893 阅读:225 留言:0更新日期:2012-04-11 18:40
为显示数字信号瞬时值和最大值和最大值之比的分贝数,将整形后的数字信号串行输入到电平指示器.该指示器有包括三个串行连接触发器的移位寄存器.对于输入移位寄存器的每一位数字信号,组合电路均可根据输出信号和移位寄存器的输入信号产生一个数字,此数就是从已知的比值中应减去规定分贝值的个数.在相加器中将这一个数和前一个数相加,和数存入存储器.当允许读出电路输出信号到存储器时,存储器的内容被送入读出装置.(*该技术在2005年保护过期,可自由使用*)

【技术实现步骤摘要】
本专利技术涉及电平指示器。该电平指示器指示模拟信号的采样值的瞬时值和极大值之间比值的分贝数。这些值以具有第1组位数的二进制码数字信号方式给出。这种电平指示器包括一个转换器,对每一个数字信号,该转换器输出一个驱动信号到带有显示器的读出装置中去。 这种用来指示一个数字信号的大小的电平指示器。可用来例如,在数字式音频记录仪和袖珍唱片的数字控制装置中校准记录电平。 从美国专利目录3,952,247中可得到这样的电平指示器。在这种电平指示器中,模拟信号采样值输入到一个并行模/数转换器内,将模拟信号变换成数字信号,这一并行码又输入到译码器,而译码器的输出和发光二极管组成的显示元件的驱动电路相连接。用分贝数表示的信号瞬时值和极大值的比可从这些二极管旁的刻度读出。对于数字信号的每一个值,译码器在一适当的输出端产生一个信号,该信号进一步通过驱动电路驱动一列与数字信号幅值相对应的显示元件。为了更易于识别信号强度内的窄峰值,驱动电路具有延长窄峰值显示时间的装置。 这种已知的电平指示器的缺点是译码器必须对大量的电平进行译码,以便获得具有高分辩率的大的显示范围。再加上相应的驱动电路这就使指示器相当复杂,有着大量的元件。这种电平指示器的另一个缺点是在整个输入范围内,不能提供一个分贝线性读出。 因此,本专利技术的目的是提供一个简单的、具有分贝线性读出的电平指示器。根据本专利技术,本文开头所定义的电平指示器其特征在于其转换装置包括有 -第1移位寄存器,它具有的第2组位数比第1组位数少。它有一个输入端,每个数字信号以最高有效位为首串行地加在此输入端上,移位寄存器对每一位码都有一个输出端。 -组合网络,每次数字信号移入移位寄存器时,组合网路根据输入信号和移位寄存器的输出信号即寄存器的内容序列产生一个二进制码信号,该二进制码表示已知的该比值的极值应该按规定的分贝值增加的次数。 -加法器,将组合网路输出的二进制码和以前的二进制码相加,并将相加之和存入存储器。 -允许读出电路,用于当位数与第二组位数相等而且这些具有某一逻辑值的一位的后读位被装入移位寄存器后,该电路允许读出装置从存储器内读出数,该逻辑值和表示信号极值的位的逻辑值相等。 根据本专利技术,在电平指示器内,除符号位以外,数字信号的其他各位以最高有效位为首串行地输入到第1移位寄存器。作为例子,对分辨率为2d B的电平指示器,该移位寄存器可以是一个3比特的移位寄存器。数字信号起始处具有和数(例如最大值)的逻辑相反的逻辑值(例如逻辑“O”)的每一位码均产生相对于最大值的6dB的衰减。当每一个这样的码被输入寄存器时,组合网路产生一个相当于十进制数为3的二进制数,这个数就是应该在比值的最大值(即Od B)上加上-2d B的个数。从组合网路输出的这些连续的数逐次相加而得出的和被存入存储器。对于数字信号中紧跟在第1个逻辑“1”后的3个码,组合网路根据这3个码的值产生一个相当于十进制数为0或1的二进制数,因此这3个码共同决定了应该是0,-2,-4或-6d B中的哪一个加到目前所得的结果上。在这3个码被顺序移入移位寄存器以后,允许读出电路产生一个信号,该信号使存储器的内容转移到读出装置。然后,读出装置显示出数字信号最大值和瞬时值之间比值的分贝值。 用本专利技术所做的一个具体设备的特点是其读出装置包括有 -由许多显示元件组成的显示装置; -第2移位寄存器,它包括用来给显示器中的显示元件提供驱动信号的输出端; -可逆计数器,它的二进制计数值和第2移位寄存器的内容对应; -比较器,将存储器的数和计数器中的计数比较,当计数器值大于存储器值时,产生一个驱动信号; -第1时钟,当比较器有驱动信号输出时,该时钟输出第1频率时钟信号,使计数器作减法计数,并按第1方向更改第2移位寄存器的内容; -第2时钟,在无第1时钟信号的情况时,此时钟产生一个比第1信号频率低的第2时钟信号,该信号使计数器值增加并按与第1方向相反的第2方向更改第2移位寄存器的内容。 当一个数字信号比前一个数字信号大时,由于第1时钟有较高的频率,所以显示装置快速地显示新的比值。当数字信号比前一个数字信号小时,由于第2时钟的频率低,所以显示装置仅能慢慢地返回这一新值。这样做的结果,峰值信号有较长的可见时间,因此能够更好地校准这些峰值信号。根据更进一步的构成,如果第2时钟的频率可变,则可以调整这些峰值信号的显示时间。 值的注意的是延长信号中峰值的显示时间在美国专利目录3,952,247中已被提出。但是,它所采用的方法与本专利技术完全不同。 本专利技术的另一具体结构的特点是显示装置的显示元件是发光二极管,它的阳极和正电源相连,它的阴极接到第2移位寄存器的输出。由于发光二极管是直接和移位寄存器的输出相连,所以显示元件可以很简单地被驱动。 本专利技术的另一具体结构是其读出装置包括 -数/模转换器,将存储器中的二进制数变换为模拟信号。 -具有d B线性刻度的动圈式仪表,其输入是数/模转换器输出的模拟信号。 现在,让我们更详细地通过例子描述一下本专利技术的一些具体结构,作为例子,可参考附图 图1本专利技术所指的电平指示器的基本框图。 图2和图3为说明图1所示的电路的工作原理的二个表格。 图4为图1所示电路中使用的组合网络的一个具体例子。 图5为图1所示电路中使用的读出装置之例1。 图6为图1所示电路中使用的读出装置之例2。 图1所示是按本专利技术所做的电平指示器的基本框图。利用采样保持电路1对模拟信号V采样。然后,利用模/数转换器2将采样值转换为数字信号。接着对数字信号进行整流并在数字整流器3去掉符号位。整流后的数字信号串行地加到电平指示器的输入端4。这一指示器包括一个移位寄存器10,在目前的例子中它是由3个串行连接的D型触发器11,12和13组成,并分别有输出端QA,QB和QC。触发器11,12,13每一个都有一个时钟输入端C和置“0”输入端R。时钟脉和置“0”脉冲由控制装置18提供。触发器13的输出QC和允许读出电路15的输入端相连。在这一例了中,允许读出电路15是一个JK型触发器16,其K输入端接地,另外还有一个时钟输入端C和置“0”输入端R。触发器11的输入端M和触发器11,12,13的输出端QA,QB,QC都与组合网路20的输入端相连。而组合网路的输出B1和B0分别和加法器30的输入31和32相连。加法器30将其输入端31和32上的数B=B1B0和从存储器40取出的数A相加,并将所得之和A′=A+B通过输出端34送入存储器40。作为例子,此存储器可以由许多并行排列的触发电路组成。除时钟输入端C和置“0”端R外,这一存储器还有一个输入端41,它和允许读出电路15的输出端QD相连。如果在输入端41有信号,则存储器40的内容被送入读出装置50,该装置包括驱动电路51和显示器52。 电平指示器的工作可用15位整流数字信号来描述。该信号的幅值在70d B的范围内可以2d B的分辨率给出。假设对信号的最大值所有各位都为逻辑“1”,则在第1个逻辑值为“1”的码位之前的每一个逻辑“0”都表示相对于最大值的6d B的衰减量。跟在第1个逻辑值为“1”的本文档来自技高网...

【技术保护点】
电平指示器是指示模拟信号采样值的瞬时值和极大值间的比值的,该值用分贝来表示,这些值以具有第一组码位数的二进制码数字信号方式给出,这种电平指示器包括一个转换器,对每一个数字信号,该转换器提供一个驱动信号到带有显示器的读出装置中去,指示器的特点是其转换器包括有:—第一移位寄存器,它具有的第二组码位数比第一组码位数小。它有一个输入端,每个数字信号以最高有效位为首串行地加在此输入端,该移位寄存器对每一位码都有一个输出端;—组合网路,每次数字信号移入移位寄存器时,组合网路根据寄 存器的输入端信号和作为寄存器内容序列的寄存器输出端信号得出一个二进制码信号,此二进制码表示已知的该比值的极值应该按规定的分贝值增加的次数;—加法器,用于将组合网路输出的二进制码和以前的二进制码相加并将相加之和存入存储器;—允许读出电 路,用于当比特数与第二组比特数相等而且一位具有某一逻辑值的后读位被装入移位寄存器后,该电路允许读出装置从存储器内读出数,该逻辑值和表示信号极值的位的逻辑值相等。

【技术特征摘要】
1、电平指示器是指示模拟信号采样值的瞬时值和极大值间的比值的,该值用分贝来表示,这些值以具有第一组码位数的二进制码数字信号方式给出,这种电平指示器包括一个转换器,对每一个数字信号,该转换器提供一个驱动信号到带有显示器的读出装置中去,指示器的特点是其转换器包括有-第一移位寄存器,它具有的第二组码位数比第一组码位数小。它有一个输入端,每个数字信号以最高有效位为首串行地加在此输入端,该移位寄存器对每一位码都有一个输出端;-组合网路,每次数字信号移入移位寄存器时,组合网路根据寄存器的输入端信号和作为寄存器内容序列的寄存器输出端信号得出一个二进制码信号,此二进制码表示已知的该比值的极值应该按规定的分贝值增加的次数;-加法器,用于将组合网路输出的二进制码和以前的二进制码相加并将相加之和存入存储器;-允许读出电路,用于当比特数与第二组比特数相等而且一位具有某一逻辑值的后读位被装入移位寄存器后,该电路允许读出装置从存储器内读出数,该逻辑值和表示信号极值的位的逻辑值相等。2、根据权利要求1中所要求的电平指示器,其特征在于其读出装置包括-由许多显示元件组成的显示器;-第2移位寄存器,它具有输出端用来给驱动显示器中的显示元件提供驱动信号;-可逆计数器,它的二进...

【专利技术属性】
技术研发人员:贝格斯
申请(专利权)人:菲利浦电子有限公司
类型:发明
国别省市:NL[荷兰]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1