一种用于电子雷管的时钟快速校正方法技术

技术编号:26374446 阅读:26 留言:0更新日期:2020-11-19 23:43
本发明专利技术提供了一种用于电子雷管的时钟快速校正方法,包括:电子雷管芯片上电,从非易失性记忆体电路中加载数据,判断是否时钟校正,没有校正则电子雷管芯片持续反馈信息,判断是否接收到上位机发送的写时钟配置寄存器指令,若收到则电子雷管芯片停止反馈,电子雷管接收上位机发送的时钟校正指令后,计数器基于时钟校正指令在设定周期内计数,得到计数值OSC_C。起爆器读取OSC_C,据此调整时钟配置字并写入电子雷管芯片的寄存器CKCFG中;重复上述步骤,直至时钟频率处于一个稳定的范围,最后将寄存器CKCFG中的值写入非易失性记忆体电路中。本发明专利技术实现时钟精确校正。

【技术实现步骤摘要】
一种用于电子雷管的时钟快速校正方法
本专利技术涉及电子雷管领域,具体地,涉及一种用于电子雷管的时钟快速校正方法。
技术介绍
电子雷管芯片应用于爆破行业,因此,其各项指标必须稳定且可靠。其应用场景多样,部分应用场景甚至会产生强烈干扰,严重阻碍通信的准确性。不能产生稳定通信,电子雷管产生拒爆的概率会大大增加,对生产活动造成极大损害。稳定且准确的时钟是雷管能正确工作的首要保证。现有文献为CN103868416A的专利技术专利公开了一种对芯片原始振荡频率时钟进行校正的方法,其是基于所述的芯片包括一数字逻辑处理电路及与其相连的非易失性记忆体电路、振荡器时钟电路、电流反馈电路,所述的数字逻辑处理电路输出端口用于调整振荡器时钟电路的输出频率,并且在所述数字逻辑处理电路内部设有第一计数器及第二计数器,主机向芯片发送一修改所述输出端口的指令,该指令内含一数据,该数据存储于所述记忆体电路中,本专利技术的方法可实现了电子雷管内置控制芯片内置RC振荡器时钟电路的频率调整,使其与设计预期值高度一致。上述方案是不断修改时钟配置字,并继续计时反馈间隔的方法实现时钟的本文档来自技高网...

【技术保护点】
1.一种用于电子雷管的时钟快速校正方法,其特征在于,包括如下步骤:/n时钟校正判断步骤:电子雷管芯片上电,从非易失性记忆体电路中加载数据,判断是否时钟校正,若判断结果为是,则电子雷管芯片正常工作;若判断结果为否,则进入反馈步骤;/n反馈步骤:电子雷管芯片向上位机持续反馈信息,并判断是否接收到上位机发送的写时钟配置寄存器指令,若判断结果为是,则电子雷管芯片停止反馈,并进入获取时钟校正值步骤;若判断结果为否,则电子雷管芯片继续向上位机反馈信息;/n获取时钟校正值步骤:电子雷管接收上位机发送的时钟校正指令后,计数器基于时钟校正指令在设定周期内计数,得到计数值OSC_C;上位机发送命令将OSC_C值读...

【技术特征摘要】
1.一种用于电子雷管的时钟快速校正方法,其特征在于,包括如下步骤:
时钟校正判断步骤:电子雷管芯片上电,从非易失性记忆体电路中加载数据,判断是否时钟校正,若判断结果为是,则电子雷管芯片正常工作;若判断结果为否,则进入反馈步骤;
反馈步骤:电子雷管芯片向上位机持续反馈信息,并判断是否接收到上位机发送的写时钟配置寄存器指令,若判断结果为是,则电子雷管芯片停止反馈,并进入获取时钟校正值步骤;若判断结果为否,则电子雷管芯片继续向上位机反馈信息;
获取时钟校正值步骤:电子雷管接收上位机发送的时钟校正指令后,计数器基于时钟校正指令在设定周期内计数,得到计数值OSC_C;上位机发送命令将OSC_C值读出;
比对写入步骤:上位机将OSC_C值与标准值比对,得出时钟频率偏差范围,修改时钟配置字的值并重新写入电子雷管芯片的寄存器CKCFG中;
数据写入步骤:重复获取时钟校正值步骤和比对写入步骤,直至时钟频率处于一个稳定的范围,上位机发送命令将寄存器CKCFG中的值写入非易失性记忆体电路中,且电子雷管芯片接收到该命令后,PROG将自动被写入非易失性记忆体电路中。


2.根据权利要求1所述的用于电子雷管的时钟快速校正方法,其特征在于,所述时钟校正指令后跟随两个方波或者可供...

【专利技术属性】
技术研发人员:刘浩郑弘毅赵鹏程尹喜珍方震
申请(专利权)人:上海芯跳科技有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1