【技术实现步骤摘要】
本专利技术涉及逻辑分析仪中的自动测试设置装置和方法。
技术介绍
诸如片上系统(SOC)、现场可编程门阵列(FPGA)和专用集成电路(ASIC)之类的现代集成系统通常包含被设计用来辅助电路内测试的特征。当对诸如现场可编程门阵列(FPGA)的大型电路执行电路内测试时,通常的过程是在整个操作范围内给予电路真实情况下的激励,并在整个电路内的各个点处监控结果信号。这种类型的测试通常被称为shmoo测试。例如示波器和逻辑分析仪的测试仪器是用于电路内测试的重要工具。许多数字设计师习惯于使用逻辑分析仪作为调试助手来测试其原形板。他们使用逻辑分析仪来帮助揭示集成问题以及设计错误。为了观察系统的行为,设计师探测各个总线和芯片,试图隔离问题的根源。正是通过这种对各个组件的探测和反复探测,才可以收集足够的信息来正确地估计导致问题的因素。利用该信息,工程小组可以理解该错误,并且给出解决方案。当工程师需要访问内部探测点时,其首先改变设计,并将信号集合布线到输出点上,所述输出点一般为一组输出管脚。这些输出管脚通常被放置在PC板上,在PC板上,与测试仪器相关联的探针可以捕捉信号。连接位置一般 ...
【技术保护点】
一种用于设置测试仪器以执行对电路的测量的方法,所述电路具有施加到多个输出管脚上的多个信号,所述方法包括:检索关于所述输出管脚的配置参数,所述配置参数包括所述输出管脚的识别信息;基于所述配置参数,将所述测试仪器配置为以接口连接 所述输出管脚;在与所述测试仪器相关联的屏幕上图形地显示出与所述测试仪器相关联的一列输入线和一列输出管脚;以及允许用户在所述图形显示上将每个输出管脚关联到每个输出管脚所连接的输入线。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:乔尔D伍德沃德,阿德里安M埃尔南德斯,梅森B萨姆尔,詹姆斯B斯图尔特Ⅲ,
申请(专利权)人:安捷伦科技有限公司,
类型:发明
国别省市:US[美国]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。