图形处理芯片及视频解码显示方法技术

技术编号:26178659 阅读:29 留言:0更新日期:2020-10-31 14:29
图形处理芯片及视频解码显示方法,图形处理芯片包括:DDR SDRAM、DDR控制器、DEC以及视频窗口叠加模块,DDR控制器获取视频数据并存储至DDR SDRAM;DEC对视频数据进行解码,将解码后的数据写入DDR SDRAM;视频窗口叠加模块根据预先设置的视频画面参数将解码后的数据对应的视频画面叠加显示到本地图形画面上。采用本申请中的方案,利用显卡内部的另一个独立的硬件模块来执行视频画面和图形画面的叠加显示,硬件解码后的视频数据直接送硬件处理后输出显示,由于硬件模块是独立的,因此不会影响图形绘制的硬件模块,进而降低了CPU的消耗。

【技术实现步骤摘要】
图形处理芯片及视频解码显示方法
本申请涉及计算机图形处理技术,具体地,涉及一种图形处理芯片及视频解码显示方法。
技术介绍
显卡除了计算机图形加速功能外,还提供视频解码功能。在计算机图形处理时,显卡解码后的画面需要叠加到图形画面上显示。传统方式下,视频解码后的画面存放在GPU帧存或系统内存中,视频画面显示方式包括以下两种:一种是,将解码后的画面拷贝到屏幕帧存中,这种方式会增加CPU的消耗;另一种是,把视频画面当做纹理,使用图形渲染流水线绘制,这会增加GPU的消耗。现有技术中存在的问题:显卡解码后的画面显示到图形画面时将解码后的画面拷贝到屏幕帧存中增加了CPU的消耗。
技术实现思路
本申请实施例中提供了一种图形处理芯片及视频解码显示方法,以解决上述技术问题。根据本申请实施例的第一个方面,提供了一种图形处理芯片,包括:双倍速率同步动态随机存储器DDRSDRAM、随机存储DDR控制器、视频解码模块DEC、以及视频窗口叠加模块,所述DDRSDRAM与DDR控制器相连,所述DDR控本文档来自技高网...

【技术保护点】
1.一种图形处理芯片,其特征在于,包括:双倍速率同步动态随机存储器DDR SDRAM、随机存储DDR控制器、视频解码模块DEC、以及视频窗口叠加模块,所述DDR SDRAM与DDR控制器相连,所述DDR控制器与所述DEC以及视频窗口叠加模块相连;其中,/n所述DDR控制器,用于获取视频数据并存储至所述DDR SDRAM;/n所述DEC,用于读取所述DDR SDRAM中的视频数据,并对所述视频数据进行解码,将解码后的数据写入所述DDR SDRAM中;/n所述视频窗口叠加模块,用于根据预先设置的视频画面参数将解码后的数据对应的视频画面叠加显示到本地图形画面上。/n

【技术特征摘要】
1.一种图形处理芯片,其特征在于,包括:双倍速率同步动态随机存储器DDRSDRAM、随机存储DDR控制器、视频解码模块DEC、以及视频窗口叠加模块,所述DDRSDRAM与DDR控制器相连,所述DDR控制器与所述DEC以及视频窗口叠加模块相连;其中,
所述DDR控制器,用于获取视频数据并存储至所述DDRSDRAM;
所述DEC,用于读取所述DDRSDRAM中的视频数据,并对所述视频数据进行解码,将解码后的数据写入所述DDRSDRAM中;
所述视频窗口叠加模块,用于根据预先设置的视频画面参数将解码后的数据对应的视频画面叠加显示到本地图形画面上。


2.根据权利要求1所述的图形处理芯片,其特征在于,所述DDRSDRAM、DEC以及视频窗口叠加模块通过本地数据总线AXI连接,所述AXI通过PCIe总线连接至系统总线,所述AXI通过图形接口连接至显示器。


3.根据权利要求2所述的图形处理芯片,其特征在于,所述图形接口包括高清多媒体接口HDMI或视频图形阵列VGA。


4.根据权利要求1所述的图形处理芯片,其特征在于,所述DEC,包括:
读取单元,用于读取所述DDRSDRAM中的视频数据;
解码单元,用于对所述视频数据进行解码,得到YUV数据;
处理单元,用于将所述YUV数据转换成RGB数据;
发送单元,用于将所述RGB数据写入所述DDRSDRAM中。


5.根据权利要求1所述的图形处理芯片,其特征在于,所述视频窗口叠加模块,进一步用于在将解码后的数据对应的视频画面叠加显示到本地图形画面之前,将解码后的数据对应的视频画面进行缩放或者旋转。...

【专利技术属性】
技术研发人员:周敏龙邓智鸿
申请(专利权)人:长沙景嘉微电子股份有限公司长沙景美集成电路设计有限公司
类型:发明
国别省市:湖南;43

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1